本發明涉及一種放大電路,具體是一種適用于計算機的放大模塊電路。
背景技術:
放大電路能夠將一個微弱的交流小信號(疊加在直流工作點上),通過一個裝置(核心為三極管、場效應管),得到一個波形相似(不失真),但幅值卻大很多的交流大信號的輸出。為了獲得足夠大的輸出功率,放大模塊電路應用范圍非常廣泛,計算機內部電路模塊結構復雜,需要處理的數據非常多,其內的放大模塊電路也是數不勝數的。
技術實現要素:
本發明的目的在于提供一種適用于計算機的放大模塊電路,以解決上述背景技術中提出的問題。
為實現上述目的,本發明提供如下技術方案:
一種適用于計算機的放大模塊電路,包括電阻R1、電容C1、運放U1、三極管VT1、三極管VT2和電阻R11,所述電容C1一端連接輸入端Vi,電容C1另一端連接電阻R1,電阻R1另一端分別連接運放U1反相端和電阻R11,運放U1同相端分別連接接地電阻R3和電阻R2,電阻R2另一端分別連接電阻R4、電阻R5、三極管VT3集電極和電源VCC,電阻R4另一端分別連接三極管VT2基極、三極管VT1基極、運放U1輸出端和電阻R8,電阻R8另一端分別連接電阻R7和電阻R10并接地,電阻R7另一端連接三極管VT1集電極,三極管VT1發射極分別連接電阻R6、電阻R10另一端、電阻R9、電阻R11另一端和輸出端Vo,電阻R6另一端分別連接三極管VT2發射極和三極管VT3基極,三極管VT3發射極連接電阻R9另一端。
作為本發明再進一步的方案:所述電源VCC電壓為9V。
與現有技術相比,本發明的有益效果是:本發明首先通過運放U1對輸入端Vi的輸入信號先進行適當放大,再驅動后級多個三極管(VT1、VT2和VT3)進行放大工作,同時對外圍電子元件進行設計,減小了電路放大過程中的非線性失真,適用于計算機等對信號線性要求較高的設備。
附圖說明
圖1為適用于計算機的放大模塊電路的電路圖。
具體實施方式
下面將結合本發明實施例中的附圖,對本發明實施例中的技術方案進行清楚、完整地描述。
請參閱圖1,本發明實施例中,一種適用于計算機的放大模塊電路,包括電阻R1、電容C1、運放U1、三極管VT1、三極管VT2和電阻R11,所述電容C1一端連接輸入端Vi,電容C1另一端連接電阻R1,電阻R1另一端分別連接運放U1反相端和電阻R11,運放U1同相端分別連接接地電阻R3和電阻R2,電阻R2另一端分別連接電阻R4、電阻R5、三極管VT3集電極和電源VCC,電阻R4另一端分別連接三極管VT2基極、三極管VT1基極、運放U1輸出端和電阻R8,電阻R8另一端分別連接電阻R7和電阻R10并接地,電阻R7另一端連接三極管VT1集電極,三極管VT1發射極分別連接電阻R6、電阻R10另一端、電阻R9、電阻R11另一端和輸出端Vo,電阻R6另一端分別連接三極管VT2發射極和三極管VT3基極,三極管VT3發射極連接電阻R9另一端;所述電源VCC電壓為9V。
按照圖1搭建電路,本發明總體原理如下:首先通過運放U1對輸入端Vi的輸入信號先進行適當放大,再驅動后級多個三極管(VT1、VT2和VT3)進行放大工作。
下面對電路中必要元件的作用做出說明,以保證本領域技術人員能夠理解、實施。
其中,電阻R2、R3用于提升運放U1輸入端電位,使運放U1能正常工作,三極管VT1和VT2構成互補對稱電路,電阻R4、R8為互補對稱電路的基極提供靜態偏置電壓,使其靜態時處于微導通狀態,電阻R9、R10是泄放電阻,用來減小三極管VT2和VT3組成的復合管的穿透電流,電阻R5是三極管VT1和三極管VT2的平衡電阻,電阻R9、R10用來穩定電路的靜態工作點,減小放大過程中的非線性失真;電阻R1、R11構成電壓并聯負反饋電路,用來穩定電路的輸出電壓。
綜上所述,本發明首先通過運放U1對輸入端Vi的輸入信號先進行適當放大,再驅動后級多個三極管(VT1、VT2和VT3)進行放大工作,同時對外圍電子元件進行設計,減小了電路放大過程中的非線性失真。