本發明涉及一種電路裝置,尤其涉及一種音頻播放的電路裝置。
背景技術:
音頻播放器是一種能完成音頻信號解碼、放大,并最終處理為人耳可接受的信號的裝置。目前此類電子產品廣泛應用在消費類電子產品的各個領域,但當前的音頻播放器主要是為了讓普通人聽,最終輸出音波頻率較低。部分對高頻聲音信號敏感的人群,不能產生足夠的愉悅感,網絡上已有的高音頻信號,多為單音頻信號,音頻段不可調節。
技術實現要素:
為了彌補現有技術的不足,解決部分對高頻聲音信號敏感的人群,不能產生足夠的愉悅感的問題,提供一種補償頻率可調的音頻播放器。
本發明解決其技術問題所采用的技術方案可以是:
一種補償頻率可調的音頻播放器,主要由微處理器控制模塊、濾波器模塊、混音器模塊、音頻硬件解碼模塊、電源模塊I和電源模塊II組成,其電源模塊I和電源模塊II分別負責電壓變換和電壓穩壓并向微處理器控制模塊、濾波器模塊、混音器模塊和音頻硬件解碼模塊供電;音頻硬件解碼模塊負責將音頻壓縮文件解碼放大輸出;濾波器模塊負責濾除補償數字音的高頻分量;混音器模塊負責將原音頻和補償音頻的混音,微處理器控制模塊負責協調音頻硬件解碼模塊、補償頻率調整、文件及數據讀寫的控制和管理。
本發明解決其技術問題所采用的技術方案也可以是:
所述的一種補償頻率可調的音頻播放器,其所述的微處理器控制模塊包括有單片機U6、型號STM32F40X,微處理器控制模塊SD接口、型號J2,微處理器控制模塊接口8、型號LCD P1,單片機U7、型號M2408MN6,BOOT接口、型號P3,微處理器控制模塊SWD接口、型號P2;單片機U6中有,二極管Q1、型號BAT54C,礦燈電池J3、型號AdcBat,數據表X1、型號MC306,振蕩器Y2、型號XTAL,音樂播放器I、型號U232_TX2,音樂播放器II、型號U232_RX2,按鈕開關S1、S2、S3、S4,電容C33、C34、C36一C46、C48,電阻R25-27;
其連接關系是:所述的單片機U6,型號STM32F40X第1管腳接二極管Q1負極,并接電容C34一端,電容C34另一端接地,二極管Q1一端正極接電源3V,另一端接礦燈電池J3正極,礦燈電池J3負極接地;單片機U6第3管腳接數據表X1第1管腳,并接電容C38一端,電容C38另一端接電容C37一端,并接地,電容C37另一端接數據表X1第4管腳,并接單片機U6第4管腳;單片機U6第5管腳接電阻R25一端,并接振蕩器Y2一端,電阻R25一端另一端接單片機U6第6管腳,振蕩器Y2另一端也接單片機U6第6管腳,振蕩器Y2一端接電容C41一端,電容C41另一端接地,,振蕩器Y2另一端接電容C42一端,電容C42另一端接地;單片機U6第7管腳接電阻R26一端,并接電容C40一端,電阻R26另一端接電源3V正極,電容C40另一端接地;單片機U6第9管腳接,礦燈電池J3正極;單片機U6第12管腳接地,并接極性電容C43一端負極,電容C43另一端正極接單片機U6第13管腳,電容C43一端接電容C44一端,電容C44另一端接單片機U6第13管腳,并接電阻R27一端,電阻R27另一端接3V正極;單片機U6第18管腳接地,并接電容C48一端,電容C48另一端接單片機U6第19管腳,并接電源3V正極;第20管腳接單片機U5輸入端H in,單片機U6第21管腳接微處理器控制模塊接口8第7管腳,單片機U6第22管腳接微處理器控制模塊接口8第5管腳,單片機U6第23管腳接音頻硬件解碼模塊電路模塊接口10第10管腳,單片機U6第24管腳接音頻硬件解碼模塊電路模塊接口10第9管腳,單片機U6第25管腳接音頻硬件解碼模塊電路模塊接口10第5管腳,單片機U6第26管腳接音頻硬件解碼模塊電路模塊接口10第4管腳,單片機U6第29管腳接微處理器控制模塊接口P3電阻R33一端,電阻R33另一端接第4管腳,并接音樂播放器I,型號U232-TX2,單片機U6第30管腳接音樂播放器II,型號U232-RX2;單片機U6第31管腳接電容C46一端,電容C46另一端接地,單片機U6第32管腳接電源3V正極,并接電容C45一端,電容C45另一端接地;單片機U6第33管腳接微處理器控制模塊接口8、型號LCD P1第6管腳,單片機U6第34管腳接微處理器控制模塊接口8、型號LCD P1第3管腳,并接音頻硬件解碼模塊電路模塊接口10第6管腳;單片機U6第35管腳接微處理器控制模塊接口8、型號LCD P1第8管腳,并接音頻硬件解碼模塊電路模塊接口10第8管腳,單片機U6第36管腳接接微處理器控制模塊接口8、型號LCD P1第4管腳,并接音頻硬件解碼模塊電路模塊接口10第7管腳,單片機U6第39管腳接微處理器控制模塊SD接口J2第7管腳,單片機U6第40管腳接微處理器控制模塊SD接口J2第8管腳,單片機U6第42管腳接按鈕開關S4并接地,單片機U6第43管腳接按鈕開關S3并接地,單片機U6第44管腳接按鈕開關S2并接地,單片機U6第45管腳接按鈕開關S1并接地,單片機U6第46管腳接微處理器控制模塊SWD接口P2第2管腳,單片機U6第47管腳接電容C39一端,電容C39另一端接地,單片機U6第48管腳接電容C36一端,并接電源3V正極,電容C36另一端接地,單片機U6第49管腳接微處理器控制模塊SWD接口P2第3管腳,單片機U6第51管腳接微處理器控制模塊SD接口J2第9管腳,單片機U6第52管腳接微處理器控制模塊SD接口J2第1管腳,單片機U6第53管腳接微處理器控制模塊SD接口J2第5管腳,單片機U6第54管腳接微處理器控制模塊SD接口J2第2管腳,單片機U6第56管腳接微處理器控制模塊SWD接口P2第3管腳,單片機U6第60管腳接BOOT接口型號P3BOOT0腳,單片機U6第61管腳接單片機U7、型號M2408MN6第6管腳,單片機U6第62管腳接單片機U7、型號M2408MN6第5管腳,單片機U6第63管腳接地、并接電容C33一端,電容C33另一端接電源3V正極,并接單片機U6第64管腳。
本發明解決其技術問題所采用的技術方案還可以是:
所述的一種補償頻率可調的音頻播放器,其所述的音頻硬件解碼模塊電路中有:單片機U2、型號VS1053B,振蕩器Y1、型號XTAL,電容C7-C22,電阻R9-R14;
其連接關系是:所述的單片機U2第6管腳接第14和第19管腳,并接直流電源33V正極,并接電容C7一端、電容C8一端、電容C9一端,電容C7另一端、電容C8另一端、電容C9另一端均接地;單片機U2第5管腳接第7、第24、第31管腳,并接直流電源18Y正極,并接電容C10一端、電容C11一端、電容C12一端、電容C13一端,電容C10另一端、電容C11另一端、電容C12另一端、電容C13另一端均接地,單片機U2第26管腳接電阻R9一端,電阻R9另一端接直流電源33V正極;單片機U2第4管腳接第16、第20、第21、第22、第35管腳,并接地;單片機U2第4管腳接第38管腳接第43、第45管腳,并接直流電源33YA正極,并接電容C16一端、電容C17一端、電容C18一端,電容C16另一端、電容C17另一端、電容C18另一端均接地;單片機U2第44管腳接電容C19一端,電容C19另一端接地;單片機U2第37管腳接第40、第41、第47管腳并接地;單片機U2第42管腳接電阻R14一端,電阻R14另一端接電容C22一端,電容C22另一端接地,單片機U2第39管腳接電阻R13一端,電阻R13另一端接電容C21一端,電容C21另一端接地,單片機U2第46管腳接電阻R12一端,電阻R12另一端接電容C20一端,電容C20另一端接地,單片機U2第34管腳接第33管腳,并接電阻R11一端,電阻R11另一端接地,單片機U2第17管腳接振蕩器Y1一端,并接電阻R10一端,并接電容C14一端,振蕩器Y1另一端接單片機U2第18管腳,并連接電容C34一端電阻R10另一端接單片機U2第18管腳,并接電容C15一端,電容C15另一端接地,電阻R10另一端接單片機U2第18管腳,并接電容C15一端,電阻R10另一端接單片機U2第18管腳,并接電容C15一端,并接振蕩器Y1另一端;單片機U2第32管腳接直流電源33V正極,單片機U2第3管腳接音頻硬件解碼模塊接口10P1TX第10管腳,單片機U2第8管腳接音頻硬件解碼模塊接口10P1第9管腳,單片機U2第13管腳接音頻硬件解碼模塊接口10P1第23管腳,單片機U2第13管腳接音頻硬件解碼模塊接口10P1第5管腳,單片機U2第23管腳接音頻硬件解碼模塊接口10P1第4管腳,單片機U2第28管腳接音頻硬件解碼模塊接口10P1第6管腳,單片機U2第29管腳接音頻硬件解碼模塊接口10P1第7管腳,單片機U2第30管腳接音頻硬件解碼模塊接口10P1第8管腳。
本發明解決其技術問題所采用的技術方案還可以是:
所述的一種補償頻率可調的音頻播放器,其所述的混音器模塊電路中有:單片機U1、型號OPA2301,電容C1-C6、電阻R1-R8;
其連接關系是:所述的單片機U1第1管腳接電阻R1一端,并接耳機插座音頻輸出Lout,電阻R1另一端接電阻R2一端,并接單片機U1第2管腳,并接電阻R5一端,電阻R5另一端接電容C3一端,電容C3另一端接音頻輸入S out,電阻R2另一端接電容C1一端,電容C1另一端接左聲道輸出;單片機U1第3管腳接電阻R7一端,并接電阻R8一端,并接單片機U1第5管腳,電阻R7另一端接電容C6一端,并接VCCA,電容C6另一端接地,電阻R8另一端接地,并接單片機U1第4管腳,單片機U1第5管腳接電阻R8一端,并接極性電容C3正極一端,極性電容C3負極一端接地;單片機U1第6管腳接電阻R6一端,并接電阻R4一端,并接電阻R3一端,電阻R6另一端接電容C4一端,電容C4另一端接音頻輸出L out,電阻R4另一端接電容C2一端,電容C2另一端接右聲道輸入,電阻R3另一端接單片機U1第7管腳,并接耳機插座音頻輸入Rout;單片機U1第8管腳接VCC5A。
本發明解決其技術問題所采用的技術方案還可以是:
所述的一種補償頻率可調的音頻播放器,其所述的濾波器模塊電路中有:單片機U5、型號OPA2301、電容C29、C30、C31、C32,電阻R16、電阻R17、電阻R18、電阻R19;
其連接關系是:所述的單片機U5第1管腳接第2管腳,并接電容C29一端,并接電電阻R19一端,單片機U5第3管腳接電阻R17一端,并接電容C30一端,電容C30另一端接地,電阻R17另一端接電容C29另一端,并接電阻R16一端,電阻R16另一端接Hin輸入,單片機U5第4管腳接地,單片機U5第7管腳接第6管腳,并接Sout輸出,并接電容C31一端,電容C31另一端接電阻R19另一端,并接電阻R18一端,單片機U5第5管腳接電阻R18另一端,并接電容C32一端,電容C32另一端接地,單片機U5第8管腳接電源5VA正極。
本發明解決其技術問題所采用的技術方案還可以是:
所述的一種補償頻率可調的音頻播放器,其所述的電源模塊I電路中有:單片機U3、型號AMSI117-3.3,電容C23、電容C24、電容C25、電容C26,電阻R15,電阻R90;
其連接關系是:所述的單片機U3輸入端接電源5V正極,并接電阻R90一端,電阻R90另一端接直流電源5V正極,并接電容C26一端,電容C26另一端接地,單片機U3輸出端接電源33V正極,并接電容C23正極一端,并接電容C25一端,并接電阻R15一端,電容C23另一端接地,電容C25另一端接地,電阻R15另一端接電源33VA,并接電容C24一端,電容C24另一端接地。
本發明解決其技術問題所采用的技術方案還可以是:
所述的一種補償頻率可調的音頻播放器,其所述的電源模塊II電路中有:單片機U4,型號AMSI117-1.8,電容C27、電容C28,電阻R90;
其連接關系是:所述的單片機U4輸入端接電源33V正極,并接電源3V3正極,輸出端接電源18V正極,并接電容C27一端,并接電容C28一端,電容C27另一端接地,電容C28另一端接地,并接單片機U4GND端,并接電阻R90一端,電阻R90另一端接地。
本發明解決其技術問題所采用的技術方案還可以是:
所述的一種補償頻率可調的音頻播放器,其所述的微處理器控制模塊電路中還包括有:單片機U7、型號M24C08MN6,電阻R29,電阻R31,電容C49;
其連接關系是:所述的單片機U7第3管腳接第7管腳,并接第4管腳,并接地,單片機U7第6管腳接單片機U6第61管腳,并接電阻R29一端,電阻R29另一端接電源3V3正極,單片機U7第1管腳接第2管腳接地,單片機U7第5管腳接單片機U6第62管腳,并接電阻R31一端,電阻R31另一端接電源3V3正極,單片機U7第8管腳接電容C49一端,并接電源3V3正極,電容C49另一端接地。
本發明解決其技術問題所采用的技術方案還可以是:
所述的一種補償頻率可調的音頻播放器,其所述的混音器模塊還包括耳機插座電路J1,型號PHonejack3,左聲道輸出Lout,右聲道輸出R out,緩沖器GBUF;
其連接關系是:所述的左聲道輸出Lout接單片機U1第1管腳,右聲道輸出R out接單片機U1第7管腳,緩沖器GBUF接單片機U2第42管腳。
本發明解決其技術問題所采用的技術方案還可以是:
所述的一種補償頻率可調的音頻播放器,其所述的微處理器控制模塊1電路中還包括微處理器控制模塊sdCard接口J2電路,其中有:接口J2,型號sdCard,電阻R20-R24,電容C35;
其連接關系是:所述的微處理器控制模塊sdCard接口J2第0管腳接地,第9管腳接單片機U6第51管腳,并接電阻電阻R20一端,R20另一端接電源3V3正極,第1管腳接單片機U6第52管腳,并接電阻R21一端,R21另一端接電源3V3正極,第2管腳接單片機U6第54管腳,并接電阻R22一端,R22另一端接電源3V3正極,第3管腳接電容C35一端,并接第6管腳,并接地,電容C35另一端接電源3V3正極,第4管腳接電源3V3正極,第5管腳接單片機U6第53管腳,第7管腳接單片機U6第39管腳,并接電阻R23一端,電阻R23另一端接電源3V3正極,第8管腳接單片機U6第40管腳,并接電阻R24一端,電阻R24另一端接電源3V3正極。
本發明解決其技術問題所采用的技術方案還可以是:
所述的一種補償頻率可調的音頻播放器,其所述的音頻硬件解碼模塊4電路還包括音頻硬件解碼模塊4接口10電路;
其連接關系是:所述的音頻硬件解碼模塊4接口10第1管腳接地,第2管腳接電源5V正極,第3管腳接電源33V正極,第4管腳接單片機U2第13管腳,第5管腳接單片機U2第23管腳,第6管腳接單片機U2第28管腳,第7管腳接單片機U2第29管腳,第8管腳接單片機U2第30管腳,第9管腳接單片機U2第8管腳,第10管腳接單片機U2第3管腳。
本發明解決其技術問題所采用的技術方案還可以是:
所述的一種補償頻率可調的音頻播放器,其所述的微處理器控制模塊電路還包括微處理器控制模塊1接口8電路;
其連接關系是:所述的微處理器控制模塊1接口8電路第1管腳接地,第2管腳接電源3V3正極,第3管腳接單片機U6第34管腳,第4管腳接單片機U6第36管腳,第5管腳接單片機U6第22管腳,第6管腳接單片機U6第33管腳,第7管腳接單片機U6第21管腳,第8管腳接單片機U6第35管腳。
本發明解決其技術問題所采用的技術方案還可以是:
所述的一種補償頻率可調的音頻播放器,其所述的微處理器控制模塊電路還包括微處理器控制模塊1BOOT接口P3電路,電路中有BOOT接口P3,電阻R32和電阻R33;
其連接關系是:所述的微處理器控制模塊BOOT接口P3第1管腳接電源3V3正極,第2管腳接電源3V3正極,第3管腳接電阻R32一端,電阻R32另一端接單片機U6第60管腳,第4管腳接電阻R33一端,電阻R33另一端接單片機U6第29管腳,第5管腳接地,第6管腳接地。
本發明解決其技術問題所采用的技術方案還可以是:
所述的一種補償頻率可調的音頻播放器,其所述的微處理器控制模塊電路還包括微處理器控制模塊SWD接口P2,微處理器控制模塊1SWD接口P2電路中有:電阻R28、電阻R30、電容C47;
其連接關系是:所述的微處理器控制模塊SWD接口P2第1管腳接電容C47一端,并接電源3V3正極,電容C47另一端接地,第2管腳接電阻R28一端,并接單片機U6第46管腳,電阻R28另一端接電源3V3正極,第3管腳接單片機U6第49管腳,并接電阻R30一端,電阻R30另一端接地,并接第5管腳,第4管腳接單片機U6第7管腳。
本發明的有益效果是:
1、本發明采用MCU和濾波器控制補償頻率的輸出,采用混音器完成原先音樂頻率和補償頻率的融合。采用MCU控制生成的補償頻率,實現了特殊效果的音波頻率輸出。通過微控制器的控制,實現補償頻率范圍、幅值的調整,進而能達到包含豐富諧波分量的音頻輸出。
2、本發明產生一種可以在300Hz到20KHz頻率范圍內補償頻率可調的音頻播放器,該音頻播放器可以實現確定音樂,補償頻率或頻率段和原音樂的合拍、同步輸出。
附圖說明
圖1為本發明混音器模塊U1電路圖。
圖2為耳機插座J1電路圖。
圖3為音頻硬件解碼模塊U2電路圖。
圖4為音頻硬件解碼模塊接口10電路圖。
圖5為電源模塊I U3電路圖。
圖6為電源模塊II U4電路圖。
圖7為濾波器模塊U5電路圖。
圖8為微處理器控制模塊U6電路圖。
圖9為微處理器控制模塊U6SD接口J2電路圖。
圖10為微處理器控制模塊U6接口8電路圖。
圖11為微處理器控制模塊U7電路圖。
圖12為微處理器控制模塊BOOT接口P3電路圖。
圖13為微處理器控制模塊SWD接口P2電路圖。
圖14為本發明電路系統框圖。
具體實施方式
圖14中,一種補償頻率可調的音頻播放器,主要由微處理器控制模塊1、濾波器模塊2、混音器模塊3、音頻硬件解碼模塊4、電源模塊I 5和電源模塊II 6組成,其電源模塊I 5和電源模塊II 6分別負責電壓變換和電壓穩壓并向微處理器控制模塊1、濾波器模塊2、混音器模塊3和音頻硬件解碼模塊4供電;音頻硬件解碼模塊4負責將音頻壓縮文件解碼放大輸出;濾波器模塊2負責濾除補償數字音的高頻分量;混音器模塊3負責將原音頻和補償音頻的混音,微處理器控制模塊1負責協調音頻硬件解碼模塊、補償頻率調整、文件及數據讀寫的控制和管理。
圖8、圖1-7、圖9-13中,所述的一種補償頻率可調的音頻播放器,其所述的微處理器控制模塊1包括有單片機U6、型號STM32F40X,微處理器控制模塊SD接口、型號J2,微處理器控制模塊接口8、型號LCD P1,單片機U7、型號M2408MN6,BOOT接口、型號P3,微處理器控制模塊SWD接口、型號P2;單片機U6中有,二極管Q1、型號BAT54C,礦燈電池J3、型號AdcBat,數據表X1、型號MC306,振蕩器Y2、型號XTAL,音樂播放器I、型號U232_TX2,音樂播放器II、型號U232_RX2,按鈕開關S1、S2、S3、S4,電容C33、C34、C36-C46、C48,電阻R25-27;
其連接關系是:所述的單片機U6,型號STM32F40X第1管腳接二極管Q1負極,并接電容C34一端,電容C34另一端接地,二極管Q1一端正極接電源3V,另一端接礦燈電池J3正極,礦燈電池J3負極接地;單片機U6第3管腳接數據表X1第1管腳,并接電容C38一端,電容C38另一端接電容C37一端,并接地,電容C37另一端接數據表X1第4管腳,并接單片機U6第4管腳;單片機U6第5管腳接電阻R25一端,并接振蕩器Y2一端,電阻R25一端另一端接單片機U6第6管腳,振蕩器Y2另一端也接單片機U6第6管腳,振蕩器Y2一端接電容C41一端,電容C41另一端接地,,振蕩器Y2另一端接電容C42一端,電容C42另一端接地;單片機U6第7管腳接電阻R26一端,并接電容C40一端,電阻R26另一端接電源3V正極,電容C40另一端接地;單片機U6第9管腳接,礦燈電池J3正極;單片機U6第12管腳接地,并接極性電容C43一端負極,電容C43另一端正極接單片機U6第13管腳,電容C43一端接電容C44一端,電容C44另一端接單片機U6第13管腳,并接電阻R27一端,電阻R27另一端接3V正極;單片機U6第18管腳接地,并接電容C48一端,電容C48另一端接單片機U6第19管腳,并接電源3V正極;第20管腳接單片機U5輸入端H in,單片機U6第21管腳接微處理器控制模塊接口8第7管腳,單片機U6第22管腳接微處理器控制模塊接口8第5管腳,單片機U6第23管腳接音頻硬件解碼模塊電路模塊接口10第10管腳,單片機U6第24管腳接音頻硬件解碼模塊電路模塊接口10第9管腳,單片機U6第25管腳接音頻硬件解碼模塊電路模塊接口10第5管腳,單片機U6第26管腳接音頻硬件解碼模塊電路模塊接口10第4管腳,單片機U6第29管腳接微處理器控制模塊接口P3電阻R33一端,電阻R33另一端接第4管腳,并接音樂播放器I,型號U232-TX2,單片機U6第30管腳接音樂播放器II,型號U232-RX2;單片機U6第31管腳接電容C46一端,電容C46另一端接地,單片機U6第32管腳接電源3V正極,并接電容C45一端,電容C45另一端接地;單片機U6第33管腳接微處理器控制模塊接口8、型號LCD P1第6管腳,單片機U6第34管腳接微處理器控制模塊接口8、型號LCD P1第3管腳,并接音頻硬件解碼模塊電路模塊接口10第6管腳;單片機U6第35管腳接微處理器控制模塊接口8、型號LCD P1第8管腳,并接音頻硬件解碼模塊電路模塊接口10第8管腳,單片機U6第36管腳接接微處理器控制模塊接口8、型號LCD P1第4管腳,并接音頻硬件解碼模塊電路模塊接口10第7管腳,單片機U6第39管腳接微處理器控制模塊SD接口J2第7管腳,單片機U6第40管腳接微處理器控制模塊SD接口J2第8管腳,單片機U6第42管腳接按鈕開關S4并接地,單片機U6第43管腳接按鈕開關S3并接地,單片機U6第44管腳接按鈕開關S2并接地,單片機U6第45管腳接按鈕開關S1并接地,單片機U6第46管腳接微處理器控制模塊SWD接口P2第2管腳,單片機U6第47管腳接電容C39一端,電容C39另一端接地,單片機U6第48管腳接電容C36一端,并接電源3V正極,電容C36另一端接地,單片機U6第49管腳接微處理器控制模塊SWD接口P2第3管腳,單片機U6第51管腳接微處理器控制模塊SD接口J2第9管腳,單片機U6第52管腳接微處理器控制模塊SD接口J2第1管腳,單片機U6第53管腳接微處理器控制模塊SD接口J2第5管腳,單片機U6第54管腳接微處理器控制模塊SD接口J2第2管腳,單片機U6第56管腳接微處理器控制模塊SWD接口P2第3管腳,單片機U6第60管腳接BOOT接口型號P3BOOT0腳,單片機U6第61管腳接單片機U7、型號M2408MN6第6管腳,單片機U6第62管腳接單片機U7、型號M2408MN6第5管腳,單片機U6第63管腳接地、并接電容C33一端,電容C33另一端接電源3V正極,并接單片機U6第64管腳。
圖3、圖8中,所述的一種補償頻率可調的音頻播放器,其所述的音頻硬件解碼模塊4電路中有:單片機U2、型號VS1053B,振蕩器Y1、型號XTAL,電容C7-C22,電阻R9-R14;
其連接關系是:所述的單片機U2第6管腳接第14和第19管腳,并接直流電源33V正極,并接電容C7一端、電容C8一端、電容C9一端,電容C7另一端、電容C8另一端、電容C9另一端均接地;單片機U2第5管腳接第7、第24、第31管腳,并接直流電源18V正極,并接電容C10一端、電容C11一端、電容C12一端、電容C13一端,電容C10另一端、電容C11另一端、電容C12另一端、電容C13另一端均接地,單片機U2第26管腳接電阻R9一端,電阻R9另一端接直流電源33V正極;單片機U2第4管腳接第16、第20、第21、第22、第35管腳,并接地;單片機U2第4管腳接第38管腳接第43、第45管腳,并接直流電源33VA正極,并接電容C16一端、電容C17一端、電容C18一端,電容C16另一端、電容C17另一端、電容C18另一端均接地;單片機U2第44管腳接電容C19一端,電容C19另一端接地;單片機U2第37管腳接第40、第41、第47管腳并接地;單片機U2第42管腳接電阻R14一端,電阻R14另一端接電容C22一端,電容C22另一端接地,單片機U2第39管腳接電阻R13一端,電阻R13另一端接電容C21一端,電容C21另一端接地,單片機U2第46管腳接電阻R12一端,電阻R12另一端接電容C20一端,電容C20另一端接地,單片機U2第34管腳接第33管腳,并接電阻R11一端,電阻R11另一端接地,單片機U2第17管腳接振蕩器Y1一端,并接電阻R10一端,并接電容C14一端,振蕩器Y1另一端接單片機U2第18管腳,并連接電容C34一端電阻R10另一端接單片機U2第18管腳,并接電容C15一端,電容C15另一端接地,電阻R10另一端接單片機U2第18管腳,并接電容C15一端,電阻RI0另一端接單片機U2第18管腳,并接電容C15一端,并接振蕩器Y1另一端;單片機U2第32管腳接直流電源33V正極,單片機U2第3管腳接音頻硬件解碼模塊接口I0P1TX第10管腳,單片機U2第8管腳接音頻硬件解碼模塊接口10P1第9管腳,單片機U2第13管腳接音頻硬件解碼模塊接口10P1第23管腳,單片機U2第13管腳接音頻硬件解碼模塊接口10P1第5管腳,單片機U2第23管腳接音頻硬件解碼模塊接口10P1第4管腳,單片機U2第28管腳接音頻硬件解碼模塊接口10P1第6管腳,單片機U2第29管腳接音頻硬件解碼模塊接口10P1第7管腳,單片機U2第30管腳接音頻硬件解碼模塊接口10P1第8管腳。
圖1、圖8中,所述的一種補償頻率可調的音頻播放器,其所述的混音器模塊3電路中有:單片機U1、型號OPA2301,電容C1-C6、電阻R1-R8;
其連接關系是:所述的單片機U1第1管腳接電阻R1一端,并接耳機插座音頻輸出Lout,電阻R1另一端接電阻R2一端,并接單片機U1第2管腳,并接電阻R5一端,電阻R5另一端接電容C3一端,電容C3另一端接音頻輸入S out,電阻R2另一端接電容C1一端,電容C1另一端接左聲道輸出;單片機U1第3管腳接電阻R7一端,并接電阻R8一端,并接單片機U1第5管腳,電阻R7另一端接電容C6一端,并接VCCA,電容C6另一端接地,電阻R8另一端接地,并接單片機U1第4管腳,單片機U1第5管腳接電阻R8一端,并接極性電容C3正極一端,極性電容C3負極一端接地;單片機U1第6管腳接電阻R6一端,并接電阻R4一端,并接電阻R3一端,電阻R6另一端接電容C4一端,電容C4另一端接音頻輸出L out,電阻R4另一端接電容C2一端,電容C2另一端接右聲道輸入,電阻R3另一端接單片機U1第7管腳,并接耳機插座音頻輸入Rout;單片機U1第8管腳接VCC5A。
圖7、圖8、中,所述的一種補償頻率可調的音頻播放器,其所述的濾波器模塊2電路中有:單片機U5、型號OPA2301、電容C29、C30、C31、C32,電阻R16、電阻R17、電阻R18、電阻R19;
其連接關系是:所述的單片機U5第1管腳接第2管腳,并接電容C29一端,并接電電阻R19一端,單片機U5第3管腳接電阻R17一端,并接電容C30一端,電容C30另一端接地,電阻R17另一端接電容C29另一端,并接電阻R16一端,電阻R16另一端接Hin輸入,單片機U5第4管腳接地,單片機U5第7管腳接第6管腳,并接Sout輸出,并接電容C31一端,電容C31另一端接電阻R19另一端,并接電阻R18一端,單片機U5第5管腳接電阻R18另一端,并接電容C32一端,電容C32另一端接地,單片機U5第8管腳接電源5VA正極。
圖5、圖8中,所述的一種補償頻率可調的音頻播放器,其所述的電源模塊I 5電路中有:單片機U3、型號AMSI117-3.3,電容C23、電容C24、電容C25、電容C26,電阻R15,電阻R90;
其連接關系是:所述的單片機U3輸入端接電源5V正極,并接電阻R90一端,電阻R90另一端接直流電源5V正極,并接電容C26一端,電容C26另一端接地,單片機U3輸出端接電源33V正極,并接電容C23正極一端,并接電容C25一端,并接電阻R15一端,電容C23另一端接地,電容C25另一端接地,電阻R15另一端接電源33VA,并接電容C24一端,電容C24另一端接地。
圖6、圖8中,所述的一種補償頻率可調的音頻播放器,其所述的電源模塊II6電路中有:單片機U4,型號AMSI117-1.8,電容C27、電容C28,電阻R90;
其連接關系是:所述的單片機U4輸入端接電源33V正極,并接電源3V3正極,輸出端接電源18V正極,并接電容C27一端,并接電容C28一端,電容C27另一端接地,電容C28另一端接地,并接單片機U4GND端,并接電阻R90一端,電阻R90另一端接地。
圖11、圖8中,所述的一種補償頻率可調的音頻播放器,其所述的微處理器控制模塊1電路中還包括有:單片機U7、型號M24C08MN6,電阻R29,電阻R31,電容C49;
其連接關系是:所述的單片機U7第3管腳接第7管腳,并接第4管腳,并接地,單片機U7第6管腳接單片機U6第61管腳,并接電阻R29一端,電阻R29另一端接電源3V3正極,單片機U7第1管腳接第2管腳接地,單片機U7第5管腳接單片機U6第62管腳,并接電阻R31一端,電阻R31另一端接電源3V3正極,單片機U7第8管腳接電容C49一端,并接電源3V3正極,電容C49另一端接地。
圖2、圖8中,所述的一種補償頻率可調的音頻播放器,其所述的混音器模塊3還包括耳機插座電路J1,型號PHonejack3,左聲道輸出Lout,右聲道輸出Rout,緩沖器GBUF;
其連接關系是:所述的左聲道輸出Lout接單片機U1第1管腳,右聲道輸出R out接單片機U1第7管腳,緩沖器GBUF接單片機U2第42管腳。
圖9中,所述的一種補償頻率可調的音頻播放器,其所述的微處理器控制模塊1電路中還包括微處理器控制模塊sdCard接口J2電路,其中有:接口J2,型號sdCard,電阻R20-R24,電容C35;
其連接關系是:所述的微處理器控制模塊sdCard接口J2第0管腳接地,第9管腳接單片機U6第51管腳,并接電阻電阻R20一端,R20另一端接電源3V3正極,第1管腳接單片機U6第52管腳,并接電阻R21一端,R21另一端接電源3V3正極,第2管腳接單片機U6第54管腳,并接電阻R22一端,R22另一端接電源3V3正極,第3管腳接電容C35一端,并接第6管腳,并接地,電容C35另一端接電源3V3正極,第4管腳接電源3V3正極,第5管腳接單片機U6第53管腳,第7管腳接單片機U6第39管腳,并接電阻R23一端,電阻R23另一端接電源3V3正極,第8管腳接單片機U6第40管腳,并接電阻R24一端,電阻R24另一端接電源3V3正極。
圖4、圖8中,所述的一種補償頻率可調的音頻播放器,其所述的音頻硬件解碼模塊4電路還包括音頻硬件解碼模塊4接口10電路;
其連接關系是:所述的音頻硬件解碼模塊4接口10第1管腳接地,第2管腳接電源5V正極,第3管腳接電源33V正極,第4管腳接單片機U2第13管腳,第5管腳接單片機U2第23管腳,第6管腳接單片機U2第28管腳,第7管腳接單片機U2第29管腳,第8管腳接單片機U2第30管腳,第9管腳接單片機U2第8管腳,第10管腳接單片機U2第3管腳。
圖10、圖8中,所述的一種補償頻率可調的音頻播放器,其所述的微處理器控制模塊1電路還包括微處理器控制模塊1接口8電路;
其連接關系是:所述的微處理器控制模塊1接口8電路第1管腳接地,第2管腳接電源3V3正極,第3管腳接單片機U6第34管腳,第4管腳接單片機U6第36管腳,第5管腳接單片機U6第22管腳,第6管腳接單片機U6第33管腳,第7管腳接單片機U6第21管腳,第8管腳接單片機U6第35管腳。
圖12、圖8中,所述的一種補償頻率可調的音頻播放器,其所述的微處理器控制模塊1電路還包括微處理器控制模塊1BOOT接口P3電路,電路中有BOOT接口P3,電阻R32和電阻R33;
其連接關系是:所述的微處理器控制模塊1BOOT接口P3第1管腳接電源3V3正極,第2管腳接電源3V3正極,第3管腳接電阻R32一端,電阻R32另一端接單片機U6第60管腳,第4管腳接電阻R33一端,電阻R33另一端接單片機U6第29管腳,第5管腳接地,第6管腳接地。
圖13、圖8中,所述的一種補償頻率可調的音頻播放器,其所述的微處理器控制模塊1電路還包括微處理器控制模塊1SWD接口P2,微處理器控制模塊1SWD接口P2電路中有:電阻R28、電阻R30、電容C47;
其連接關系是:所述的微處理器控制模塊1SWD接口P2第1管腳接電容C47一端,并接電源3V3正極,電容C47另一端接地,第2管腳接電阻R28一端,并接單片機U6第46管腳,電阻R28另一端接電源3V3正極,第3管腳接單片機U6第49管腳,并接電阻R30一端,電阻R30另一端接地,并接第5管腳,第4管腳接單片機U6第7管腳。