本發明關于一種信號控制方法與顯示面板,特別是一種針對畫面更新的信號控制方法與顯示面板。
背景技術:
傳統上,當游戲畫面在執行的時候,由于顯示適配器所輸出的畫面與顯示器掃描的頻率沒有達到同步,經常會出現畫面斷裂或撕裂的情形,進而導致使用者在觀看游戲畫面時受到影響。因此,部分的顯示適配器制造商發展出了垂直同步功能(v-sync)。透過垂直同步功能,顯示器畫面更新的頻率會降低,進而與顯示適配器更新的頻率達到同步。然而,在現行的顯示面板的架構之下,當顯示器畫面更新的頻率發生變化時,用戶在觀看顯示畫面時,會發現有畫面亮度不一致的問題。
技術實現要素:
本發明在于提供一種信號控制方法與顯示面板,可以改善在顯示面板在不同頻率之間切換時,所產生的畫面亮度差異。
依據本發明的一個實施例提供一種信號控制方法,適于更新面板的顯示畫面。信號控制方法包含以第一畫面數據更新顯示畫面。判斷是否接收到第二畫面數據。當未接收到第二畫面數據時,選擇性地產生內部信號,使用內部信號使能移位寄存器,并回到以第一畫面數據更新顯示畫面的步驟。當接收到第二畫面數據時,使用啟動信號使能移位寄存器中的多個移位寄存單元,以依序使能面板的多個柵極信號線,并以第二畫面數據更新顯示畫面。
依據本發明的一個實施例提供一種顯示面板,包含面板與控制模塊。控制模塊電性耦接面板,控制模塊用以以第一畫面數據更新面板的顯示畫面,且當未接收到第二畫面數據時,選擇性地產生內部信號,當接收到第二畫面數據時,使用啟動信號使能移位寄存器中的多個移位寄存單元,以依序使能面板的多個柵極信號線,并以第二畫面數據更新顯示畫面。
依據本發明的另一實施例提供一種顯示面板,包含面板、控制模塊與移位寄存器。面板具有多個像素。控制模塊電性耦接面板,用以提供啟動信號。移位寄存器電性耦接面板。移位寄存器包含多個移位寄存單元。多個移位寄存單元相互串接。每個移位寄存單元包含第一上拉電路、第二上拉電路與控制電路。第一上拉電路用以依據第一控制信號的電壓,根據移位寄存單元對應的時鐘信號在移位寄存單元的輸出端輸出掃描信號以使能對應的像素。第二上拉電路用以依據第二控制信號與第二時鐘信號,將第一控制信號的電位調整至第二輸出信號的電位。控制電路電性耦接第一輸出信號與第一控制信號,其中第一級移位寄存單元的第二上拉電路具有信號輸入端,接收啟動信號,用以更新面板的顯示畫面。控制電路依據啟動信號,將第一輸出信號或第一控制信號調整至第一參考電壓,以禁用面板的多個柵極信號線。當多個柵極信號線被禁用后,移位寄存單元依序使能面板的多個柵極信號線,用以更新面板的顯示畫面。
綜合以上所述,本發明所提供的信號控制方法與顯示面板,是在外部所提供的啟動信號之間,產生數個內部信號,進而以第一畫面數據重復地更新顯示畫面,以避免面板在頻率切換時,造成面板的材料極化,從而改善顯示畫面的亮度差異。
以上之關于本公開內容的說明及以下的實施方式的說明是用以示范與解釋本發明的精神與原理,并且提供本發明的權利要求的更進一步的解釋。
附圖說明
圖1是依據本發明的一個實施例所繪示的顯示面板的結構示意圖。
圖2是依據本發明的一個實施例所繪示的信號控制的波形圖。
圖3是依據本發明的一個實施例所繪示的信號控制的波形圖。
圖4是依據本發明的一個實施例所繪示的信號控制的波形圖。
圖5是依據本發明的一個實施例所繪示的信號控制的波形圖。
圖6是依據本發明的一個實施例所繪示的信號控制的波形圖。
圖7是依據本發明的一個實施例所繪示的移位寄存單元的電路架構圖。
圖8是依據本發明的一個實施例所繪示的信號控制的波形圖。
圖9是依據本發明的一個實施例所繪示的信號控制的波形圖。
圖10a是依據本發明的一個實施例所繪示的信號控制方法流程圖。
圖10b是依據本發明的另一實施例所繪示的信號控制方法流程圖。
圖10c是依據本發明的另一實施例所繪示的信號控制方法流程圖。
圖10d是依據本發明的另一實施例所繪示的信號控制方法流程圖。
具體實施方式
以下在實施方式中詳細敘述本發明的詳細特征以及優點,其內容足以使任何熟悉相關技術人員了解本發明的技術內容并據以實施,且根據本說明書所公開的內容、權利要求及附圖,任何熟悉相關技術人員可容易地理解本發明相關的目的及優點。以下實施例是進一步詳細說明本發明的觀點,但并非以任何觀點限制本發明的范疇。
本公開中所用的用語一般具有其在本公開背景領域中的通常意思,以及其在特定背景中使用時的意義。某些特定用以描述本公開的用語將在隨后定義及討論,或是在說明書中的其他地方討論,以供作為本領域技術人員了解本公開說明。除此之外,同一事物可能會以超過一種方式來說明,其意義應了解為可選擇為多種說明方式的其中之一或整體意思。因此,在本文中會使用可替換性的語言以及同義詞來表現任何一個或多個的用語,不論此用語是否有在本文中進行精辟的闡述或是討論,使用可替換性的語言以及同義詞均不具有特定意義。本公開提供某些用語的同義詞。一個或多個常用的同義詞并不排除其他同義詞的使用。本說明書中任何部分所提到的例子,包含所討論的任何用語的例子,均僅用來說明,并無限制本公開的范圍及意義或是任何當作例子來說明的用語。同樣地,本公開也不受限于本說明書所提供的各種實施例。
可被理解的是,當稱一組件(電)耦接于另一組件時,其可為直接(電)耦接其他組件、或介于其中間的組件可出現在其間。相反地,當稱一組件直接(電)耦接于另一組件時,并無介于中間的組件出現。其實際理解,應根據發明內容而定。舉例來說,兩組件之中,可能可以加入其他中繼組件,但仍不脫離本文所揭示的一組件(電)耦接于另一組件設置的精神。
另一可被理解的是,本文對于信號傳遞或提供的描述,經傳輸的信號可能會產生衰減或失真,但仍與傳輸之前的信號具有對應的關系,通常不因傳輸過程中產生的衰減或失真情形而排除信號發射端與信號接收端兩信號的對應關系。除此之外,信號的傳遞以及接收端之間也可以具有信號的緩沖及/或信號的強化單元,以補償信號的衰減,但此并不影響信號發射端與信號接收端兩信號的對應關系。
可被理解的是,如在本文所使用,用語[和/或]包含一個或多個相關的列出項目的任一和所有組合,也就是說,其指代多個組件以[和],還有以[或]連結的樣式。
另一可被理解的是,當稱一組件位于另一組件上(on,above)時,其可為直接位于其他組件上、或介于其中間的組件可出現在其間。相反地,當稱一組件直接位于另一組件上時,并無介于中間的組件出現。
另一可被理解的是,雖然在本公開使用[第一]、[第二]和[第三]等用語來描述各種組件、零件、區域、層和/或部分,但此些用語不應限制這些組件、零件、區域、層和/或部分。這些用語僅用以區別一組件、零件、區域、層和/或部分與另一組件、零件、區域、層和/或部分。因此,可在不脫離本公開所教導的情況下,將以下討論的第一組件、零件、區域、層和/或部分稱為第二組件、零件、區域、層和/或部分。
在本文所使用的用語僅用于描述特定實施例的目的,并非用以限制本公開。如在本文所使用,除非內容清楚指定,單數形式[一]與[該]亦欲包含復數形式。將進一步了解的是,用語[包含]或[具有]應用在說明書中時,明確說明所述特征、區域、整體、步驟、操作、元素、及/或構件的存在,但并未排除一個或更多其他特征、區域、整體、步驟、操作、組件、零件及/或其族群的存在或加入。
此外,相對用語例如[下]或[底部]、[上]或[頂部]、和[左]或[右],在本文中可用以描述如圖中所繪示的一組件與另一組件的關系。可被理解的是,除了圖中所描繪的方位外,相對用語意欲包含組件的不同方位。例如:如果圖中的組件翻轉,被描述為在此另一組件的[下]側的組件接下來將位于此另一組件的[上]側的方位。因此,例示性用語[下]根據圖的特定方位可包含[下]和[上]的兩方位。相同地,如果圖中的組件翻轉,被描述為在另一組件[之下]或[下方]的組件接下來將位于此另一組件[上方]的方位。因此,例示性用語[之下]或[下方]可包含上方和下方的兩方位。
如果本文中無額外指定,在本文中所使用的用語[大約]、[約]或[近乎]應大體上意指在給定值或范圍的百分之二十以內,較佳為在百分之十以內,更佳為在百分之五以內。在此所提供的數量為近似,意指如果無特別陳述,可以用語[大約]、[約]或[近乎]加以表示。
如在權利要求中以“動詞”來限定裝置權利要求,在特定情形下,依照本領域通常知識者的理解,類似限定可理解為對于結構上的描述而非屬于制造方法的限定。舉例而言:第一組件[焊接]于第二組件、第一組件[設置]于第二組件之上、第一組件[形成]于第二組件、[接地]導線、[經扭曲]的柱體、基板[涂布]有印刷材料以及導電通孔(viaorthroughhole),[暴露]其下的金屬電極。
如在本文中所使用的用語[暴露]、[裸露]或[露出]并非意指所述組件或結構露出在外部空間中,而可能僅指所述組件或結構未完全被覆蓋于其上的另一組件完全覆蓋。
在本文中所使用的用語[包圍]、[圍繞]或類似用語,并不表示圍繞物必須完整圍繞被圍繞物。
在本文中所使用的用語使用的用語[相鄰]、[鄰近]或類似用語,并不表示兩[相鄰]、[鄰近]的組件之間完全沒有其他中間組件。
以下如果使用[系統]、[模塊]、[功能單元]、[運算單元]以及[處理單元]或類似用語,其可用以指稱特定應用集成電路(applicationspecificintegratedcircuit,asic)、電子電路、電子電路的整體、邏輯電路的組合、現場可編程邏輯陣列(fieldprogrammablegatearray,fpga)、具有處理指令能力的處理器或者是其他適以執行上述組件的功能的硬件結構,并且也可以用以指代以上列舉的各種樣式的組合、其部分或是包含上述列舉的各種樣式的結構,例如系統芯片。[系統]、[模塊]、[功能單元]、[運算單元]以及[處理單元]或類似用語所指代的結構,也可以包含內存,用以儲存處理器所執行的指令或編碼。
請參照圖1,圖1是依據本發明的一個實施例所繪示的顯示面板的結構示意圖。如圖1所示,顯示面板1包含面板10與控制模塊11。控制模塊11與面板10電性耦接。實際上,顯示面板1與外部的圖形處理單元(graphicsprocessingunit,gpu)12連接,圖形處理單元12是用以執行繪圖運算,從而將運算后的畫面數據傳遞至顯示面板1,進而顯示畫面于屏幕,圖形處理單元12例如為顯示面板的上層控制電路、顯示適配器、繪圖芯片或整合于其他芯片中的繪圖芯片。面板10具有多個像素px。在一個例子中,每個像素px具有多個子像素,分別對應光的三原色(rgb),通過子像素的不同灰階值,進而產生不同的畫面。在圖1的實施例中,顯示面板1還具有移位寄存器13,電性耦接面板10與控制模塊11。移位寄存器13包含多個移位寄存單元sr1_1-sr_q。多個移位寄存單元sr1_1-sr_q相互地串接。實際上,多個移位寄存單元sr1_1-sr_m用以輸出信號,以依序使能面板10上的多條柵極信號線gl_1-gl_m,使得圖形處理單元12所送出的畫面數據可以被寫入像素中。在一實施例中,移位寄存單元sr1_(m+1)-sr_q是虛擬(dummy)的移位寄存單元,由于多個移位寄存單元sr1_1-sr_m的最后數級的移位寄存單元并無后續的移位寄存單元的設置,因此可以通過其虛擬的移位寄存單元,用以將所述的移位寄存單元sr1_1-sr_m最后的數級移位寄存單元的控制信號或輸出信號的電位下拉。
請一并參照圖1與圖2,圖2是依據本發明的一個實施例所繪示的信號控制的波形圖。如圖2所示,當控制模塊11接收第一畫面數據data1后,會以第一畫面數據data1更新面板10的顯示畫面。具體來說,控制模塊11會先收到一個啟動信號vst(如圖2中最左邊的啟動信號vst),控制模塊11會進一步地通過多個移位寄存單元sr1_1-sr_m,從柵極信號線gl_1開始,到柵極信號線gl_m依序地使能。當柵極信號線gl_m完成使能后,面板10的顯示畫面即以依據第一畫面數據data1被更新。實際上,當第一畫面data1的各像素數據都被寫入對應的像素后,會有一段空白區間bk。
第一畫面data1被寫入且空白區間bk結束后,如果控制模塊11未接收到第二畫面數據data2,控制模塊11會選擇性地產生內部信號vst_int。如圖2所示,如果是控制模塊11產生內部信號vst_int,會以相同的第一畫面data1再一次地寫入面板10。請一并參照圖1與圖3,圖3是依據本發明的一個實施例所繪示的信號控制的波形圖。如圖3所示,將第一畫面data1寫入后,控制模塊11接收到下一個啟動信號vst與第二畫面數據data2時,控制模塊11會使用該啟動信號vst,以使能移位寄存器13中的多個移位寄存單元sr_1-sr_m,進而依序使能面板10的多個柵極信號線gl_1-gl_m,并以第二畫面數據data2更新面板10的顯示畫面。
在一個實施例中,控制模塊11包含判斷單元112、寄存單元114與控制單元116。如圖1所示,控制單元116電性耦接判斷單元112與寄存單元114。控制單元116可以是一種控制電路,用以與外圍的裝置進行數據的傳輸,例如讀取寄存單元114中的數據,或是將數據傳入面板10的像素px中。判斷單元112用以在面板10的顯示畫面被第一畫面數據data1更新后,判斷是否收到第二畫面數據data2。判斷單元112可以是一種具有判斷機制的硬件電路、固件或軟件,用以判斷是否接收到數據。例如,當判斷單元112接收到文件尾(endoffile,eof)標志時,判斷收到第二畫面數據data2。在一個實施例中,當判斷單元112判斷收到第二畫面數據data2時,會進一步地將啟動信號vst與第二畫面數據data2送出。在另一實施例中,當判斷單元112判斷收到第二畫面數據data2與啟動信號vst時,會進一步地將啟動信號vst與第二畫面數據data2送出。在又一個實施例中,當判斷單元112判斷收到啟動信號vst時,會進一步地將啟動信號vst與來自圖形處理單元12的第二畫面數據data2送出。在又一個實施例中,當判斷單元112判斷收到第二畫面數據data2,會使控制單元輸出啟動信號vst以及第二畫面數據data2。所送出的第二畫面數據data2會被用來更新寄存單元114。在一個例子中,寄存單元114是寄存器(register)或是內存,可以用來暫存指令、數據或地址的儲存部件。在此實施例中,當尚未收到第二畫面數據data2時,寄存單元114中儲存有第一畫面數據data1的各像素數據。而當第二畫面數據data2被接收之后,第二畫面數據data2會被用來覆寫原本的第一畫面數據data1。當控制單元116產生啟動信號vst時,會讀取寄存單元114中所儲存的第二畫面數據data2,輸出啟動信號vst以觸發移位寄存器13,并將第二畫面數據data2寫入面板10,以更新顯示畫面。
在一個實施例中,當判斷單元112收到移位寄存單元sr1_m的輸出信號g(m),開始依據時鐘信號計算一時間區間(也就是空白區間bk),而當空白區間bk結束而尚未收到完整的第二畫面數據data2時,會選擇性地產生內部信號vst_int。在此實施例中,當判斷單元112收到虛擬的移位寄存單元sr1_n的輸出信號g(n),而尚未收到完整的第二畫面數據data2時,會選擇性地產生內部信號vst_int。在一個例子中,內部信號vst_int是由判斷單元112所產生,在另一實施例中內部信號vst_int是由控制單元116所產生。如果判斷單元112產生內部信號vst_int,控制單元116會接收到此內部信號vst_int,內部信號vst_int觸發多個移位寄存單元sr1_1-sr_m,使得柵極信號線gl_1-gl_m被使能,而將第一畫面數據data1寫入面板10,以更新顯示畫面。在一個實際的例子中,假設判斷單元112在收到實體的移位寄存單元sr1_m的輸出信號g(n)(非虛擬移位寄存單元),代表空白區間bk結束,此時仍尚未收到完整的第二畫面數據data2,控制單元116會產生內部信號vst_int,如圖2所示。每當控制單元116產生內部信號vst_int時,便以第一畫面數據data1更新面板10的顯示畫面。由于畫面更新的頻率很快,因此當以相同的第一畫面數據data1更新顯示畫面時,以用戶的視覺上來說,面板10是一直維持同一顯示畫面。
在一個實施例中,如圖2所示,以第一畫面數據data1更新面板10的顯示畫面占用第一時間長度t1。判斷單元112還用以接收來自外部的圖形處理單元12所發送的偵測信號ds。偵測信號ds是關于第二畫面數據data2的傳送信息ms。傳送信息ms包含啟動信號vst與第二畫面數據data2的傳送時間信息。具體來說,當判斷單元112接收到偵測信號ds時,可以通過傳送信息ms,進一步地得知即將接收到第二畫面數據data2的具體時間信息。當判斷單元112未收到第二畫面數據data2時,依據傳送信息ms所包含的傳送時間信息與第一時間長度t1,控制單元116選擇性地產生內部信號vst_int。
以一個實際的例子來說,如圖1與圖2所示,控制模塊11在空白區間bk結束時,要求圖形處理單元12發送偵測信號ds至判斷單元112。在另一實施例中,圖形處理單元12主動地發送偵測信號ds至判斷單元112。判斷單元112便可以得到傳送信息ms所包含的傳送時間信息ts,也就是說,判斷單元112得知將會在時間信息ts的這個時間點接收到第二畫面數據data2。在另一個例子中,圖形處理單元12在空白區間bk結束之前,發送偵測信號ds至判斷單元112。藉此,判斷單元112可以進一步地運算出收到第二畫面數據data2之前的第二時間長度t2。在圖2的實施例中,所述的第二時間長度t2是從最后一次空白區間bk結束的時點至傳送時間信息ts的時點之間的時間長度。如果判斷單元112判斷第二時間長度t2小于第一時間長度t1,則延長第一時間長度t1。請一并參照圖2與圖4,圖4是依據本發明的一個實施例所繪示的信號控制的波形圖。當在圖2的例子中,判斷單元112判斷第二時間長度t2小于第一時間長度t1時,如圖4所示,則控制模塊11停止畫面更新,也就是等于空白區間會被持續地延長,直至判斷單元112在時間信息ts的時間點收到第二畫面數據data2。也就如圖4所示,在空白區間bk之后有延長空白區間bk’。當判斷單元112收到第二畫面數據data2后,第二畫面數據data2會被傳送至寄存單元114。控制單元116則讀取寄存單元114所儲存的第二畫面數據data2,依據啟動信號vst更新面板10的顯示畫面。在此實施例中,由于控制單元116產生一個內部信號vst_int而使第一畫面數據data1寫入面板10,在時間上會需要占用第一時間長度t1。因此,如果依據接收到第二畫面數據data2的時間信息ts而得知第二時間長度t2小于第一時間長度t1時,并不能順利產生內部信號vst_int而使第一畫面數據data1被寫入。換句話說,當在產生內部信號vst_int,使第一畫面數據data1被寫入面板10的過程中,就已經接收到第二畫面數據data2,此時,面板10顯示會發生錯誤,因此,可以通過前述的延長空白區間bk,便可以避免畫面顯示錯誤的問題。
請一并參照圖5與圖6,圖5與圖6是分別依據本發明的一個實施例所繪示的信號控制的波形圖。如圖5所示,如果判斷單元112判斷第二時間長度t2大于第一時間長度t1,則控制單元116產生內部信號vst_int,如圖6所示。控制單元116依據所產生的內部信號vst_int,將第一畫面數據data1寫入面板10,以更新顯示畫面。在圖5與圖6的實施例中,由于第二時間長度t2僅稍微地大于第一時間長度t1,因此控制單元116在第二時間長度t2內僅產生一個內部信號vst_int。然而,在其他例子中,當第二時間長度t2遠大于第一時間長度t1時,控制單元116會在第二時間長度t2內產生多個內部信號vst_int。在一個例子中,當第二時間長度t2遠大于第一時間長度t1時,控制單元116會在第二時間長度t2內產生多個內部信號vst_int,而控制單元116依據這些內部信號vst_int,重復寫入第一畫面數據data1所占用的時間長度相近但不相等。
在一個例子中,圖1的每一個移位寄存單元sr_1-sr_q均具有上拉電路,用以依據控制節點的電壓,將移位寄存單元sr_1-sr_q對應的時鐘信號送至輸出端。當收到啟動信號vst時,將控制節點的電壓及/或移位寄存單元的輸出端調整至參考電壓vss,以禁用面板10的柵極信號線。以一個實際的例子來說,請一并參照圖1與圖7,圖7是依據本發明的一個實施例所繪示的移位寄存單元的電路架構圖。如圖7所示,移位寄存單元sr_1具有第一上拉電路puc_1。第一上拉電路puc_1包含晶體管t21,其主控端電性耦接控制節點cn上的第一控制信號q(n)的電壓,第一端電性耦接第一時鐘信號hc1,第二端電性耦接輸出端out。當移位寄存單元sr_1被使能時,第一上拉電路puc_1中第一控制信號q(n)的電壓會被設置為高準位。此時,晶體管t21被導通,使得第一時鐘信號hc1被傳送至輸出端out。也就是說,輸出端out的第一輸出信號g(n)會被調整為第一時鐘信號hc1的電位,以使能移位寄存單元sr_1所對應的柵極信號線gl_1。當柵極信號線gl_1被使能時,面板10中,對應柵極信號線gl_1的第一列像素px會被驅動,從而顯示對應的畫面數據。圖7僅繪示其中一個移位寄存單元的電路架構作為舉例說明,但本發明中其他的移位寄存單元亦具有相同架構。
在一個實施例中,如圖7所示,移位寄存單元sr_1還具有第二上拉電路puc_2、下拉電路pdc、箝制電路cdc以及控制電路ctc。第二上拉電路puc_2包含晶體管t11與t12。晶體管t12的主控端電性耦接第二控制信號q(n-2),其第一端電性耦接第二時鐘信號hc3,第二端電性耦接晶體管t11的主控端。晶體管t11的第一端電性耦接第二輸出信號g(n-2),第二端電性耦接第一控制信號q(n)。當第二控制信號q(n-2)與第二時鐘信號hc3均為高準位狀態時,晶體管t11被導通,使第一控制信號q(n)被調整至第二輸出信號g(n-2)的電位。下拉電路pdc包含晶體管t33-t64,下拉電路pdc依據第一控制信號q(n)與下拉信號lc1、lc2,將第一輸出信號g(n)調整至參考電壓vss。在一個實施例中,當下拉信號lc1或是下拉信號lc2其中至少一個的電位是為高準位狀態時,第一輸出信號g(n)的電位會被調整至參考電壓vss。
箝制電路cdc包含晶體管t31與晶體管t41,箝制電路cdc依據第三輸出信號g(n+2),將第一輸出信號g(n)與第一控制信號q(n)調整至參考電壓vss。控制電路ctc電性耦接第一輸出信號g(n)與第一控制信號q(n),多個移位寄存單元sr_1-sr_q中第一級的移位寄存單元sr_1的第二上拉電路puc_2具有信號輸入端(也就是圖7所示的移位寄存單元sr_n中接收第二控制信號q2(n-2)的端點),接收啟動信號vst,用以更新面板10的顯示畫面。控制電路ctc依據啟動信號vst,將第一輸出信號g(n)或第一控制信號q(n)調整至參考電壓vss,以禁用面板10的多個柵極信號線gl_1-gl_n。在一個實施例中,控制電路ctc包含第一晶體管t1,其主控端用以接收啟動信號vst,第一端用以輸出第一輸出信號g(n),第二端用以接收參考電壓vss。第一晶體管t1用以依據啟動信號vst,將第一輸出信號g(n)拉低至參考電壓vss。在另一實施例中,控制電路ctc包含第二晶體管t2,其主控端用以接收啟動信號vst,第一端用以接收第一控制信號q(n),第二端用以接收參考電壓vss。第二晶體管t2用以依據啟動信號vst,將第一控制信號q(n)拉低至參考電壓vss。
以實際的例子作說明,當移位寄存器13收到啟動信號vst時,控制電路ctc會先將所有的移位寄存單元sr_1-sr_q中控制節點cn的第一控制信號q(n)的電壓和/或其輸出端out的第一輸出信號g(n)調整至參考電壓vss。實際上,所述的參考電壓vss通常是為低準位電壓、接地電壓或禁用電壓。當控制節點cn的第一控制信號q(n)的電壓和/或輸出端out的第一輸出信號g(n)被調整至參考電壓vss時,移位寄存單元sr_1-sr_n所對應的多個柵極信號線gl_1-gl_m同時被禁用。此時,第一級的移位寄存單元sr_1的第二上拉電路puc_2接收啟動信號vst,從而使得移位寄存器13開始從第一級的移位寄存單元sr_1起始,依序地往下一級使能所對應的柵極信號線gl_1-gl_m,由此更新面板10的顯示畫面。在一實施例中,控制電路ctc具有前述的第一晶體管t1與第二晶體管t2,當控制模塊11收到啟動信號vst時,通過第一晶體管t1與第二晶體管t2,分別將輸出端out的第一輸出信號g(n)與控制節點cn的第一控制信號q(n)的電壓調整至參考電壓vss,進一步可以確保多個柵極信號線gl_1-gl_n能夠被禁用。
由前述可以得知,控制電路ctc主要是用以將移位寄存單元sr_1-sr_n的第一輸出信號g(n)或第一控制信號q(n)拉低至低準位的參考電壓vss。其目的是在于避免使能所對應的柵極信號線gl_1-gl_m并且以舊有的第一畫面數據data1更新新的過程中,接收到下一個啟動信號vst,而導致面板10中同時有多個柵極信號線被使能,而使得面板10的顯示畫面產生異常。也就是說,當接收到下一個啟動信號時,面板10的多個柵極信號線gl_1-gl_m會從頭開始被依序地使能,而使面板10被第二畫面數據data2更新。舉例來說,請一并參照圖1與圖8,圖8是依據本發明的一個實施例所繪示的信號控制的波形圖。如圖8所示,控制模塊11在接收到第一個啟動信號vst(圖8中最左邊的啟動信號vst)后,依序使能柵極信號線gl_1-gl_n,以寫入第一數據信號data1。而后,判斷單元112連續產生兩個內部信號vst_int,控制模塊11在接收到此兩個內部信號vst_int后,同樣地,依序使能柵極信號線gl_1-gl_n,以重復寫入第一數據信號data1。當判斷單元112產生第三個內部信號vst_int并傳送至控制模塊11時,控制模塊11開始從柵極信號線gl_1到柵極信號線gl_n依序地使能,以便重復寫入第一數據信號data1。如圖8所示,控制模塊11在還沒完成使能所有的柵極信號線gl_1-gl_n時,就已經接收到下一個啟動信號vst。換句話說,控制模塊11原本是要在時點t1完成使能所有的柵極信號線gl_1-gl_n。但控制模塊11僅使能到其中一個柵極信號線(例如1080個柵極信號線的第540個柵極信號線)時,便接收到下一個啟動信號vst。此時,控制模塊11會使用所述的下一個啟動信號vst,以使能第一個柵極信號線。為了避免同一時間,第一個柵極信號線與第540個柵極信號線同時被使能而導致顯示畫面異常。控制電路ctc會將所有的移位寄存單元sr_1-sr_n的第一輸出信號g(n)或第一控制信號q(n)拉低至低準位的參考電壓vss。如此一來,面板10便可以正常從第一個柵極信號線開始重新使能的程序,進而寫入第二畫面數據data2。在另一實施例中,請參照圖9,圖9是依據本發明的一個實施例所繪示的信號控制的波形圖。如圖9所示,當判斷單元112產生第三個內部信號vst_int并傳送至控制模塊11時,控制模塊11已經依序地使能柵極信號線gl_1-gl_n,并進入到空白區間bk。原本空白區間bk是要在時點t2才會結束,但由于在空白區間bk結束之前,控制模塊11已接收到下一個啟動信號vst,為了避免畫面異常,控制電路ctc將所有的移位寄存單元sr_1-sr_n的第一輸出信號g(n)或第一控制信號q(n)拉低至低準位的參考電壓vss。
請參照圖10a,圖10a是依據本發明的一個實施例所繪示的信號控制方法流程圖,此信號控制方法適于更新圖1中面板10的顯示畫面。在步驟s202中,控制模塊11中的控制單元116以第一畫面數據data1更新面板10的顯示畫面。在步驟s204中,判斷單元112判斷是否接收到第二畫面數據data2。在步驟s206中,當判斷單元112未接收到第二畫面數據data2時,選擇性地產生內部信號vst_int,并回到以第一畫面數據data1更新面板10的顯示畫面的步驟s202中。在步驟s208中,當判斷單元112接收到啟動信號vst與第二畫面數據data2時,使用啟動信號vst使能移位寄存器13中的多個移位寄存單元sr_1-sr_q,以依序使能面板10的多個柵極信號線gl_1-gl_m,并以第二畫面數據data2更新顯示畫面。
在一個實施例中,以第一畫面數據data1更新面板10的顯示畫面占用第一時間長度t1。請參照圖10b,圖10b是依據本發明的另一實施例所繪示的信號控制方法流程圖。如圖10b所示,圖10a的步驟s206中,在未接收到啟動信號vst與第二畫面數據data2時,選擇性地產生內部信號vst_int,并回到以第一畫面數據data1更新面板10的顯示畫面的步驟中,進一步包含在步驟s206a中,判斷單元112接收偵測信號ds。偵測信號是關于啟動信號vst與第二畫面數據data2的傳送信息ms。在步驟s206b中,判斷單元112依據傳送信息ms與第一時間長度t1,選擇性地產生內部信號vst_int。
請參照圖10c,圖10c是依據本發明的另一實施例所繪示的信號控制方法流程圖。如圖10c所示,圖10b的步驟s206b中,依據傳送信息ms與第一時間長度t1,選擇性地產生內部信號的步驟包含,在步驟s206b_1中,判斷單元112判斷在接收啟動信號vst以前的第二時間長度t2是否大于第一時間長度t1。在步驟s206b_2中,當第二時間長度t2大于第一時間長度t1時,產生內部信號vst_int并以第一畫面數據data1更新面板10的顯示畫面。在步驟s206b_3中,當第二時間長度t2小于第一時間長度t1時,延長第一時間長度t1并以第二畫面數據data2更新面板10的顯示畫面。
請參照圖10d,圖10d是依據本發明的另一實施例所繪示的信號控制方法流程圖。如圖10d所示,在圖10a的步驟s208中,在當接收到啟動信號vst與第二畫面數據data2時,以第二畫面數據data2更新顯示畫面的步驟中包含,在步驟s208a中,當收到啟動信號vst時,將控制節點cn的電壓和/或移位寄存單元sr_1-sr_n的輸出端調整至參考電壓vss,以禁用面板10的柵極信號線gl_1-gl_m。在接下來的步驟s208b中,當柵極信號線gl_1-gl_m被禁用后,移位寄存單元sr_1-sr_n依序使能柵極信號線gl_1-gl_m,以第二畫面數據data2更新面板10的顯示畫面。
綜合以上所述,本發明的信號控制方法與顯示設備,在兩個相鄰的啟動信號之間,產生數個內部信號,進而以第一畫面數據重復地更新顯示畫面,以避免面板在頻率切換時,造成面板的材料極化,從而改善顯示畫面的亮度差異。且當接收到下一個啟動信號時,通過控制電路的設置,得以避免同時間有數條柵極信號線被使能,而導致顯示畫面出現異常。
雖然本發明以前述實施例如上予以公開,然而其并非用以限定本發明。在不脫離本發明的精神和范圍內,所做出的更動與潤飾,均屬本發明的專利保護范圍。關于本發明所界定的保護范圍請參考所附的權利要求。