一種usb接口和異步串行接口的兼容方法以及兼容電路的制作方法
【專利摘要】本發明適用于通信【技術領域】,提供了一種USB接口和異步串行接口的兼容方法以及兼容電路,該USB接口和異步串行接口的兼容電路包括:分別連接該USB接口電路和該異步串行接口電路的USB3.0接口插座;插接該USB3.0接口插座的轉接線,用于同時傳輸利用USB差分傳輸模式傳輸的信號以及利用異步傳輸模式傳輸的信號;連于該USB3.0接口插座以及該異步串行接口電路之間的異步串行接口信號控制電路,用于當該轉接線插接該USB3.0接口插座時,接收該USB3.0接口插座輸出的使能信號,根據該使能信號,控制與該USB3.0接口插座相連接的該異步串行接口電路,傳輸該利用異步傳輸模式傳輸的信號。本發明在設備面板上減少了一個異步串行接口插座的空間,解決了設備面板空間緊張的問題。
【專利說明】-種USB接口和異步串行接口的兼容方法以及兼容電路
【技術領域】
[0001] 本發明屬于通信【技術領域】,尤其涉及一種USB接口和異步串行接口的兼容方法以 及兼容電路。
【背景技術】
[0002] 在USB接口和異步串行接口的常規設計中,通常需要在設備面板上分別連接USB 接口電路的USB接口插座和連接異步串行接口電路的異步串行接口插座,以同時傳輸利用 USB差分傳輸模式傳輸的信號和利用異步傳輸模式傳輸的信號。
[0003] 為便于說明,參考圖1,圖1是在設備面板上分別連接USB接口電路的USB接口插 座和連接異步串行接口電路的異步串行接口插座的較佳樣例圖。
[0004] 然而,在設備面板上分別設計USB接口插座和異步串行接口插座,會浪費設備面 板的空間,使得設備面板空間緊張,不利于設備面板的集成。
【發明內容】
[0005] 本發明實施例的目的在于提供一種USB接口和異步串行接口的兼容電路,旨在解 決現有在USB接口和異步串行接口的常規設計中,通常需要在設備面板上分別連接USB接 口電路的USB接口插座和連接異步串行接口電路的異步串行接口插座,才能同時傳輸利用 USB差分傳輸模式傳輸的信號和利用異步傳輸模式傳輸的信號,浪費設備面板的空間,使得 設備面板空間緊張,不利于設備面板的集成的問題。
[0006] 本發明實施例是這樣實現的,一種USB接口和異步串行接口的兼容電路包括USB 接口電路、異步串行接口電路,還包括:
[0007] 分別連接所述USB接口電路和所述異步串行接口電路的USB3. 0接口插座;
[0008] 插接所述USB3. 0接口插座的轉接線,用于同時傳輸利用USB差分傳輸模式傳輸的 信號以及利用異步傳輸模式傳輸的信號;
[0009] 連于所述USB3. 0接口插座以及所述異步串行接口電路之間的異步串行接口信號 控制電路,用于當所述轉接線插接所述USB3. 0接口插座時,接收所述USB3. 0接口插座輸出 的使能信號,根據所述使能信號,控制與所述USB3. 0接口插座相連接的所述異步串行接口 電路,傳輸所述利用異步傳輸模式傳輸的信號。
[0010] 本發明實施例的另一目的在于提供一種基于USB接口和異步串行接口的兼容電 路的檢測方法,包括:
[0011] 轉接線,用于同時傳輸利用USB差分傳輸模式傳輸的信號以及利用異步傳輸模式 傳輸的信號;
[0012] 異步串行接口信號控制電路,用于當所述轉接線插接所述USB3.0接口插座時,接 收所述USB3. 0接口插座輸出的使能信號,根據所述使能信號,控制與所述USB3. 0接口插座 相連接的所述異步串行接口電路,傳輸所述利用異步傳輸模式傳輸的信號。
[0013] 在本實施例中,USB3.0接口插座分別連接所述USB接口電路和異步串行接口電 路,其相當于將USB接口插座和異步串行接口插座置于一個USB 3. 0插座內,因此在設備面 板上減少了一個異步串行接口插座的空間,因此解決了設備面板空間緊張的問題。
【專利附圖】
【附圖說明】
[0014] 圖1是在設備面板上分別連接USB接口電路的USB接口插座和連接異步串行接口 電路的異步串行接口插座的較佳樣例圖;
[0015] 圖2是本發明實施例提供的USB接口和異步串行接口的兼容電路的結構框圖;
[0016] 圖3是本發明實施例提供的USB接口和異步串行接口的兼容電路的第一電路圖; [0017] 圖4是本發明實施例提供的USB接口和異步串行接口的兼容電路的第二電路圖; [0018] 圖5是本發明實施例提供的USB接口和異步串行接口的兼容電路的第三電路圖; [0019] 圖6是本發明實施例提供的USB接口和異步串行接口的兼容電路的第四電路圖;
[0020] 圖7是本發明實施例提供的USB接口和異步串行接口的兼容電路的電路圖;
[0021] 圖8是本發明實施例提供的基于USB接口和異步串行接口的兼容電路的兼容方法 的實現流程圖。
【具體實施方式】
[0022] 為了使本發明的目的、技術方案及優點更加清楚明白,以下結合附圖及實施例,對 本發明進行進一步詳細說明。應當理解,此處所描述的具體實施例僅僅用以解釋本發明,并 不用于限定本發明。
[0023] 實施例一
[0024] 參考圖2,圖2是本發明實施例提供的USB接口和異步串行接口的兼容電路的結構 框圖。
[0025] 其中,在該USB接口和異步串行接口的兼容電路中,包括USB接口電路10、異步串 行接口電路40,還包括 :
[0026] 分別連接所述USB接口電路10和所述異步串行接口電路40的USB3. 0接口插座 20 ;
[0027] 插接所述USB3. 0接口插座20的轉接線50,用于同時傳輸利用USB差分傳輸模式 傳輸的信號以及利用異步傳輸模式傳輸的信號;
[0028] 連于所述USB3.0接口插座20以及所述異步串行接口電路40之間的異步串行 接口信號控制電路30,用于當所述轉接線50插接所述USB3.0接口插座20時,接收所述 USB3. 0接口插座20輸出的使能信號,根據所述使能信號,控制與所述USB3. 0接口插座20 相連接的所述異步串行接口電路40,傳輸所述利用異步傳輸模式傳輸的信號。
[0029] 其中,USB3.0接口插座包括標準的A類USB 3.0插座和標準的B類USB 3.0插座。
[0030] 在本實施例中,USB3. 0接口插座20分別連接USB接口電路10和異步串行接口電 路40,其相當于將USB接口插座502和異步串行接口插座503置于一個USB 3. 0插座內,因 此在設備面板上減少了一個異步串行接口插座503的空間,此外,異步串行接口信號控制 電路30可控制異步串行接口電路40,傳輸利用異步傳輸模式傳輸的信號,因此在滿足同時 傳輸利用USB差分傳輸模式傳輸的信號和利用異步傳輸模式傳輸的信號的情況下,解決了 設備面板空間緊張的問題。本發明的有益效果主要包括兩方面,一方面可使USB 2.0接口 和異步串行接口在設備面板上所占用的空間大為減小,解決設備面板空間緊張的問題。在 未采用本發明時,USB 2. 0接口和異步串行接口在設備面板上需要分別獨立占用一定空間, 而采用本發明后只需要一個USB 3.0插座的空間。由于USB 3.0插座和USB 2.0插座在面 板上占用的空間是一樣的,所以采用本發明后相當于節省了一個異步串行接口所占用的面 板空間,另一方面采用本發明的設計可滿足用戶多種使用需求,相當于為用戶提供了一個 獨立的USB 2.0接口和一個獨立的異步串行接口。這兩種接口可以同時使用,互相不受對 方的影響。
[0031] 實施例二
[0032] 本實施例主要描述了 USB接口電路10、異步串行接口電路40、異步串行接口信號 控制電路30、USB 3.0接口插座之間的連接關系,詳述如下:
[0033] 所述異步串行接口電路40采用芯片U1,所述芯片U1包括發送引腳TX和接收引腳 RX ;
[0034] 所述異步串行接口信號控制電路30采用控制芯片U2,所述控制芯片U2包括使能 引腳B;
[0035] 所述USB 3. 0接口插座包括電源引腳VBUS、USB 2. 0差分信號負端D-、USB2. 0差 分信號正端D+、電源接地引腳GND、超高速接收差分信號負端StdA_SSRX-、超高速接收差分 信號正端StdA_SSRX+、信號接地引腳GND、超高速發送差分信號負端StdA_SSTX-、超高速發 送差分信號正端StdA_SSTX+ ;
[0036] 在所述USB 3. 0接口插座的超高速接收差分信號負端StdA_SSRX_、超高速接收差 分信號正端StdA_SSRX+、信號接地引腳GND、超高速發送差分信號負端StdA_SSTX-、超高 速發送差分信號正端StdA_SSTX+中,選取一個引腳接地、一個引腳懸空、一個引腳連接所 述控制芯片U2的使能引腳B、剩下兩個引腳分別接所述芯片U1的發送引腳TX和接收引腳 RX ;
[0037] 所述USB接口電路10采用芯片U3,所述芯片U3包括電源引腳VBUS、USB差分信 號負端D-、USB差分信號正端D+、接地引腳GND ;
[0038] 所述USB 3. 0接口插頭501的電源引腳VBUS、USB 2. 0差分信號負端D-、USB 2. 0 差分信號正端D+、電源接地引腳GND分別連接所述芯片U3的電源引腳VBUS、USB差分信號 負端D-、USB差分信號正端D+、接地引腳GND。
[0039] 在本實施例的第一種實施方式中,參考圖3,圖3是本發明實施例提供的USB接口 和異步串行接口的兼容電路的第一電路圖。
[0040] 其中,在所述USB 3.0接口插座的超高速接收差分信號負端StdA_SSRX-、超高速 接收差分信號正端StdA_SSRX+、信號接地引腳GND、超高速發送差分信號負端StdA_SSTX-、 超高速發送差分信號正端StdA_SSTX+中,所述USB 3. 0接口插座的超高速接收差分信號負 端StdA_SSRX-懸空,所述USB 3. 0接口插座的信號接地引腳GND接地;
[0041] 所述USB 3. 0接口插座的超高速發送差分信號負端StdA_SSTX_連接所述控制芯 片U2的使能引腳B,在所述USB 3. 0接口插座的超高速發送差分信號負端StdA_SSTX-與所 述控制芯片U2的使能引腳B之間,接入上拉電阻R1 ;
[0042] 所述USB 3. 0接口插座的超高速發送差分信號正端StdA_SSTX+和超高速接收差 分信號正端StdA_SSRX+分別連接所述異步串行接口電路40的發送引腳TX和接收引腳RX。
[0043] 在本實施例的第二種實施方式中,參考圖4,圖4是本發明實施例提供的USB接口 和異步串行接口的兼容電路的第二電路圖。
[0044] 其中,在所述USB 3.0接口插座的超高速接收差分信號負端StdA_SSRX_、超高速 接收差分信號正端StdA_SSRX+、信號接地引腳GND、超高速發送差分信號負端StdA_SSTX-、 超高速發送差分信號正端StdA_SSTX+中,所述USB 3. 0接口插座的信號接地引腳GND懸 空,所述USB 3. 0接口插座的超高速接收差分信號負端StdA_SSRX-接地;
[0045] 所述USB 3. 0接口插座的超高速發送差分信號負端StdA_SSTX_連接所述控制芯 片U2的使能引腳B,在所述USB 3. 0接口插座的超高速發送差分信號負端StdA_SSTX-與所 述控制芯片U2的使能引腳B之間,接入上拉電阻R1 ;
[0046] 所述USB 3.0接口插座的超高速接收差分信號正端StdA_SSRX+和超高速發送差 分信號正端StdA_SSTX+分別連接所述異步串行接口電路40的發送引腳TX和接收引腳RX。
[0047] 實施例三
[0048] 本實施例主要描述了轉接線50中USB 3.0接口插頭501、USB 2.0接口插座502 和異步串行接口插座503之間的連接關系,詳述如下:
[0049] 所述USB 3.0接口插頭501包括電源引腳VBUS、USB 2.0差分信號負端D-、USB 2. 0差分信號正端D+、電源接地引腳GND、超高速接收差分信號負端StdA_SSRX-、超高速接 收差分信號正端StdA_SSRX+、信號接地引腳GND、超高速發送差分信號負端StdA_SSTX-、超 高速發送差分信號正端StdA_SSTX+,所述USB2. 0接口插座包括電源引腳VBUS、USB差分信 號負端D-、USB差分信號正端D+、接地引腳GND,所述異步串行接口插座503包括數據發送 弓丨腳、數據接收引腳、第一接地引腳、第二接地引腳;
[0050] 所述USB 3. 0接口插頭501的電源引腳VBUS、USB 2. 0差分信號負端D-、USB 2. 0 差分信號正端D+、電源接地引腳GND分別連接所述USB2. 0接口插座的電源引腳VBUS、USB 差分信號負端D-、USB差分信號正端D+、接地引腳GND ;
[0051] 所述USB 3. 0接口插頭501的所述超高速接收差分信號負端StdA_SSRX-懸空,所 述超高速接收差分信號正端StdA_SSRX+和所述超高速發送差分信號正端StdA_SSTX+分別 連接所述異步串行接口插座503的數據接收引腳和數據發送引腳;
[0052] 所述異步串行接口插座503的第一接地引腳、第二接地引腳分別連接所述USB 3. 0接口插頭501的信號接地引腳GND、超高速發送差分信號負端StdA_SSTX。
[0053] 其中,所述異步串行接口插座503包括RS-232插座、RJ45插座、DB9插座。
[0054] 其中,第一接地引腳和第二接地引腳為異步串行接口插座中除數據發送引腳、數 據接收引腳以外的任意兩個引腳,可以自行設定,在此不做限制。
[0055] 作為本發明的一個實施例,當所述異步串行接口插座503采用RS-232插座時,所 述轉接線50包括USB 3.0接口插頭501、USB 2.0接口插座502和RS-232插座,所述USB 3. 0接口插頭501包括電源引腳VBUS、USB 2. 0差分信號負端D-、USB 2. 0差分信號正端D+、 電源接地引腳GND、超高速接收差分信號負端StdA_SSRX-、超高速接收差分信號正端StdA_ SSRX+、信號接地引腳GND、超高速發送差分信號負端StdA_SSTX-、超高速發送差分信號正 端StdA_SSTX+,所述USB2. 0接口插座包括電源引腳VBUS、USB差分信號負端D-、USB差分 信號正端D+、接地引腳GND,所述RS-232插座包括引腳D1、引腳D2、數據發送引腳D3、引腳 D4、引腳D5、數據接收引腳D6、引腳D7、引腳D8 ;
[0056] 所述USB 3. 0接口插頭501的電源引腳VBUS、USB 2. 0差分信號負端D-、USB 2. 0 差分信號正端D+、電源接地引腳GND分別連接所述USB2. 0接口插座的電源引腳VBUS、USB 差分信號負端D-、USB差分信號正端D+、接地引腳GND ;
[0057] 所述USB 3. 0接口插頭501的所述超高速接收差分信號負端StdA_SSRX-懸空,所 述超高速接收差分信號正端StdA_SSRX+和所述超高速發送差分信號正端StdA_SSTX+分別 連接所述RS-232插座的數據接收引腳D6和數據發送引腳D3 ;
[0058] 在所述RS-232插座的引腳D1、引腳D2、引腳D4、引腳D5、引腳D7、引腳D8中,選取 兩個引腳分別連接所述USB 3. 0接口插頭501的信號接地引腳GND、超高速發送差分信號負 端StdA_SSTX-,將選取的兩個引腳直接相連,并將所述RS-232插座的其它引腳懸空。
[0059] 在本實施例的第一種實施方式中,參考圖5,圖5是本發明實施例提供的USB接口 和異步串行接口的兼容電路的第三電路圖。
[0060] 在所述RS-232插座的引腳D1、引腳D2、引腳D4、引腳D5、引腳D7、引腳D8中,所述 引腳D4和所述引腳D5分別連接所述USB 3.0接口插頭501的信號接地引腳GND、超高速 發送差分信號負端StdA_SSTX-,將選取的所述引腳D4和所述引腳D5直接相連,并將所述 RS-232插座的引腳D1、引腳D2、引腳D7、引腳D8懸空。
[0061] 在本實施例的第二種實施方式中,參考圖6,圖6是本發明實施例提供的USB接口 和異步串行接口的兼容電路的第四電路圖。
[0062] 在所述RS-232插座的引腳D1、引腳D2、引腳D4、引腳D5、引腳D7、引腳D8中,所述 引腳D7和所述引腳D8分別連接所述USB 3.0接口插頭501的信號接地引腳GND、超高速 發送差分信號負端StdA_SSTX-,將選取的所述引腳D7和所述引腳D8直接相連,并將所述 RS-232插座的引腳D1、引腳D2、引腳D4、引腳D5懸空。
[0063] 實施例四
[0064] 本實施例的實施建立在實施例一、實施例二、實施例三的基礎上,參考圖7,圖7是 本發明實施例提供的USB接口和異步串行接口的兼容電路的電路圖。
[0065] 其工作原理詳述如下:
[0066] 所述異步串行接口插座503的所述引腳D4和所述引腳D5分別連接所述USB 3. 0 接口插頭501的信號接地引腳GND、超高速發送差分信號負端StdA_SSTX-,當USB 3. 0接口 插頭501插接USB3. 0接口插座20時,信號接地引腳GND、超高速發送差分信號負端StdA_ SSTX-分別插接USB3. 0接口插座20中的第7引腳A7和超高速發送差分信號負端StdA_ SSTX-,由于第7引腳A7接地,因此上拉電阻R1為A8提供的高電平變為低電平,輸出低電平 信號,通過低電平信號激活控制芯片U2,以使異步串行接口信號控制電路30控制與USB3. 0 接口插座20相連接的芯片U1,傳輸利用異步傳輸模式傳輸的信號。
[0067] 在本實施例中,當接上轉接線30時,所述異步串行接口插座503才會發出使能信 號,使異步串行接口電路40正常工作,當接上轉接線30時,所述異步串行接口插座503不 會發出使能信號,異步串行接口電路40不會工作,避免用戶誤將USB 3. 0接口插頭接到本 發明所用的USB 3.0插座時,異步串行接口信號對USB 3.0接口插頭造成損壞情況,提高了 兼容電路的安全性。
[0068] 實施例五
[0069] 參考圖8,圖8是本發明實施例提供的基于USB接口和異步串行接口的兼容電路的 兼容方法的實現流程圖,詳述如下:
[0070] 在步驟S801中,當轉接線50插接USB3. 0接口插座20時,所述USB3. 0接口插座 20輸出的使能信號;
[0071] 在步驟S802中,異步串行接口信號控制電路30接收所述USB3. 0接口插座20輸 出的使能信號,根據所述使能信號,控制與所述USB3. 0接口插座20相連接的所述異步串行 接口電路40,傳輸所述利用異步傳輸模式傳輸的信號。
[0072] 在本實施例中,USB3. 0接口插座20分別連接所述USB接口電路10和異步串行接 口電路40,其相當于將USB接口插座502和異步串行接口插座503置于一個USB 3. 0插座 內,因此在設備面板上減少了一個異步串行接口插座503的空間,此外,異步串行接口信號 控制電路30可控制異步串行接口電路40傳輸利用異步傳輸模式傳輸的信號,因此在滿足 同時傳輸利用USB差分傳輸模式傳輸的信號和利用異步傳輸模式傳輸的信號的情況下,解 決了設備面板空間緊張,不利于設備面板的集成的問題,便于在設備面板上的集成更多的 元器件。
[0073] 實施例六
[0074] 本實施例主要描述了當轉接線50插接USB3. 0接口插座20時,所述USB3. 0接口 插座20輸出的使能信號的實施過程,詳述如下:
[0075] 當所述轉接線50插接所述USB3. 0接口插座20時,所述USB3. 0接口插座20輸出 低電平信號。
[0076] 其中,低電平信號為使能信號,當所述轉接線50插接USB3.0接口插座20時, USB3. 0接口插座20向異步串行接口信號控制電路30輸出低電平信號,異步串行接口信號 控制電路30接收所述USB3. 0接口插座20輸出的低電平信號,通過低電平信號激活異步 串行接口信號控制電路30,以控制與USB3. 0接口插座20相連接的所述異步串行接口電路 40,傳輸所述利用異步傳輸模式傳輸的信號。
[0077] 通過以上的實施方式的描述,所屬領域的技術人員可以清楚地了解到本發明可借 助軟件加必需的通用硬件的方式來實現。所述的程序可以存儲于可讀取存儲介質中,所述 的存儲介質,如隨機存儲器、閃存、只讀存儲器、可編程只讀存儲器、電可擦寫可編程存儲 器、寄存器等。該存儲介質位于存儲器,處理器讀取存儲器中的信息,結合其硬件執行本發 明各個實施例所述的方法。
[0078] 以上所述,僅為本發明的【具體實施方式】,但本發明的保護范圍并不局限于此,任何 熟悉本【技術領域】的技術人員在本發明揭露的技術范圍內,可輕易想到的變化或替換,都應 涵蓋在本發明的保護范圍之內。因此,本發明的保護范圍應以權利要求的保護范圍為準。
【權利要求】
1. 一種USB接口和異步串行接口的兼容電路,包括USB接口電路、異步串行接口電路, 其特征在于,所述USB接口和異步串行接口的兼容電路還包括: 分別連接所述USB接口電路和所述異步串行接口電路的USB3. 0接口插座; 插接所述USB3. 0接口插座的轉接線,用于同時傳輸利用USB差分傳輸模式傳輸的信號 以及利用異步傳輸模式傳輸的信號; 連于所述USB3. 0接口插座以及所述異步串行接口電路之間的異步串行接口信號控制 電路,用于當所述轉接線插接所述USB3. 0接口插座時,接收所述USB3. 0接口插座輸出的 使能信號,根據所述使能信號,控制與所述USB3. 0接口插座相連接的所述異步串行接口電 路,傳輸所述利用異步傳輸模式傳輸的信號。
2. 如權利要求1所述的USB接口和異步串行接口的兼容電路,其特征在于,所述異步串 行接口電路采用芯片U1,所述芯片U1包括發送引腳TX和接收引腳RX ; 所述異步串行接口信號控制電路采用控制芯片U2,所述控制芯片U2包括使能引腳B ; 所述USB 3.0接口插座包括電源引腳VBUS、USB 2.0差分信號負端D-、USB2.0差分信 號正端D+、電源接地引腳GND、超高速接收差分信號負端StdA_SSRX-、超高速接收差分信號 正端StdA_SSRX+、信號接地引腳GND、超高速發送差分信號負端StdA_SSTX-、超高速發送差 分信號正端StdA_SSTX+ ; 在所述USB 3. 0接口插座的超高速接收差分信號負端StdA_SSRX-、超高速接收差分信 號正端StdA_SSRX+、信號接地引腳GND、超高速發送差分信號負端StdA_SSTX-、超高速發送 差分信號正端StdA_SSTX+中,選取一個引腳接地、一個引腳懸空、一個引腳連接所述控制 芯片U2的使能引腳B、剩下兩個引腳分別連接所述芯片U1的發送引腳TX和接收引腳RX ; 所述USB接口電路采用芯片U3,所述芯片U3包括電源引腳VBUS、USB差分信號負端D-、 USB差分信號正端D+、接地引腳GND ; 所述USB 3.0接口插頭的電源引腳VBUS、USB 2.0差分信號負端D-、USB 2.0差分信號 正端D+、電源接地引腳GND分別連接所述芯片U3的電源引腳VBUS、USB差分信號負端D-、 USB差分信號正端D+、接地引腳GND。
3. 如權利要求2所述的USB接口和異步串行接口的兼容電路,其特征在于,所述在所 述USB 3. 0接口插座的超高速接收差分信號負端StdA_SSRX-、超高速接收差分信號正端 StdA_SSRX+、信號接地引腳GND、超高速發送差分信號負端StdA_SSTX-、超高速發送差分信 號正端StdA_SSTX+中,選取一個引腳接地、一個引腳懸空、一個引腳連接所述控制芯片U2 的使能引腳B、剩下兩個引腳分別連接所述芯片U1的發送引腳TX和接收引腳RX,具體為: 在所述USB 3. 0接口插座的超高速接收差分信號負端StdA_SSRX-、超高速接收差分 信號正端StdA_SSRX+、信號接地引腳GND、超高速發送差分信號負端StdA_SSTX-、超高速發 送差分信號正端StdA_SSTX+中,所述USB 3. 0接口插座的超高速接收差分信號負端StdA_ SSRX-懸空,所述USB 3. 0接口插座的信號接地引腳GND接地; 所述USB 3. 0接口插座的超高速發送差分信號負端StdA_SSTX-連接所述控制芯片U2 的使能引腳B,在所述USB 3. 0接口插座的超高速發送差分信號負端StdA_SSTX-與所述控 制芯片U2的使能引腳B之間,接入上拉電阻R1 ; 所述USB 3. 0接口插座的超高速發送差分信號正端StdA_SSTX+和超高速接收差分信 號正端StdA_SSRX+分別連接所述芯片U1的發送引腳TX和接收引腳RX。
4. 如權利要求2所述的USB接口和異步串行接口的兼容電路,其特征在于,所述在所 述USB 3. 0接口插座的超高速接收差分信號負端StdA_SSRX-、超高速接收差分信號正端 StdA_SSRX+、信號接地引腳GND、超高速發送差分信號負端StdA_SSTX-、超高速發送差分信 號正端StdA_SSTX+中,選取一個引腳接地、一個引腳懸空、一個引腳連接所述控制芯片U2 的使能引腳B、剩下兩個引腳分別連接所述芯片U1的發送引腳TX和接收引腳RX,具體為: 在所述USB 3. 0接口插座的超高速接收差分信號負端StdA_SSRX-、超高速接收差分信 號正端StdA_SSRX+、信號接地引腳GND、超高速發送差分信號負端StdA_SSTX-、超高速發送 差分信號正端StdA_SSTX+中,所述USB 3. 0接口插座的信號接地引腳GND懸空,所述USB 3. 0接口插座的超高速接收差分信號負端StdA_SSRX-接地; 所述USB 3. 0接口插座的超高速發送差分信號負端StdA_SSTX-連接所述控制芯片U2 的使能引腳B,在所述USB 3. 0接口插座的超高速發送差分信號負端StdA_SSTX-與所述控 制芯片U2的使能引腳B之間,接入上拉電阻R1 ; 所述USB 3. 0接口插座的超高速接收差分信號正端StdA_SSRX+和超高速發送差分信 號正端StdA_SSTX+分別連接所述芯片U1的發送引腳TX和接收引腳RX。
5. 如權利要求1所述的USB接口和異步串行接口的兼容電路,其特征在于,所述轉接線 包括USB 3.0接口插頭、USB 2.0接口插座和異步串行接口插座; 所述USB 3. 0接口插頭包括電源引腳VBUS、USB 2. 0差分信號負端D-、USB2. 0差分信 號正端D+、電源接地引腳GND、超高速接收差分信號負端StdA_SSRX-、超高速接收差分信號 正端StdA_SSRX+、信號接地引腳GND、超高速發送差分信號負端StdA_SSTX-、超高速發送差 分信號正端StdA_SSTX+,所述USB2. 0接口插座包括電源引腳VBUS、USB差分信號負端D-、 USB差分信號正端D+、接地引腳GND,所述異步串行接口插座包括數據發送引腳、數據接收 引腳、第一接地引腳、第二接地引腳; 所述USB 3.0接口插頭的電源引腳VBUS、USB 2.0差分信號負端D-、USB 2.0差分信號 正端D+、電源接地引腳GND分別連接所述USB2. 0接口插座的電源引腳VBUS、USB差分信號 負端D-、USB差分信號正端D+、接地引腳GND ; 所述USB 3. 0接口插頭的所述超高速接收差分信號負端StdA_SSRX-懸空,所述超高速 接收差分信號正端StdA_SSRX+和所述超高速發送差分信號正端StdA_SSTX+分別連接所述 異步串行接口插座的數據接收引腳和數據發送引腳; 所述異步串行接口插座的第一接地引腳、第二接地引腳分別連接所述USB3. 0接口插 頭的信號接地引腳GND、超高速發送差分信號負端StdA_SSTX。
6. 如權利要求5權利要求所述的USB接口和異步串行接口的兼容電路,其特征在于,所 述異步串行接口插座包括RS-232插座、RJ45插座、DB9插座。
7. 如權利要求6所述的USB接口和異步串行接口的兼容電路,其特征在于,所述異步 串行接口插座采用RS-232插座,所述轉接線包括USB 3.0接口插頭、USB 2.0接口插座和 RS-232 插座; 所述USB 3.0接口插頭包括電源引腳VBUS、USB 2.0差分信號負端D-、USB2.0差分信 號正端D+、電源接地引腳GND、超高速接收差分信號負端StdA_SSRX-、超高速接收差分信號 正端StdA_SSRX+、信號接地引腳GND、超高速發送差分信號負端StdA_SSTX-、超高速發送差 分信號正端StdA_SSTX+,所述USB2. 0接口插座包括電源引腳VBUS、USB差分信號負端D-、 USB差分信號正端D+、接地引腳GND,所述RS-232插座包括引腳D1、引腳D2、數據發送引腳 D3、引腳D4、引腳D5、數據接收引腳D6、引腳D7、引腳D8 ; 所述USB 3.0接口插頭的電源引腳VBUS、USB 2.0差分信號負端D-、USB 2.0差分信號 正端D+、電源接地引腳GND分別連接所述USB2. 0接口插座的電源引腳VBUS、USB差分信號 負端D-、USB差分信號正端D+、接地引腳GND ; 所述USB 3. 0接口插頭的所述超高速接收差分信號負端StdA_SSRX-懸空,所述超高速 接收差分信號正端StdA_SSRX+和所述超高速發送差分信號正端StdA_SSTX+分別連接所述 RS-232插座的數據接收引腳D6和數據發送引腳D3 ; 在所述RS-232插座的引腳D1、引腳D2、引腳D4、引腳D5、引腳D7、引腳D8中,選取兩個 引腳分別連接所述USB 3. 0接口插頭的信號接地引腳GND、超高速發送差分信號負端StdA_ SSTX-,將選取的兩個引腳直接相連,并將所述RS-232插座的其它引腳懸空。
8. 如權利要求7所述的USB接口和異步串行接口的兼容電路,其特征在于,所述在所述 RS-232插座的引腳D1、引腳D2、引腳D4、引腳D5、引腳D7、引腳D8中,選取兩個引腳分別連 接所述USB 3. 0接口插頭的信號接地引腳GND、超高速發送差分信號負端StdA_SSTX-,將選 取的兩個引腳直接相連,并將所述RS-232插座的其它引腳懸空,具體為: 在所述RS-232插座的引腳D1、引腳D2、引腳D4、引腳D5、引腳D7、引腳D8中,所述引腳 D4和所述引腳D5分別連接所述USB 3. 0接口插頭的信號接地引腳GND、超高速發送差分信 號負端StdA_SSTX-,將選取的所述引腳D4和所述引腳D5直接相連,并將所述RS-232插座 的引腳D1、引腳D2、引腳D7、引腳D8懸空。
9. 如權利要求7所述的USB接口和異步串行接口的兼容電路,其特征在于,所述在所述 RS-232插座的引腳D1、引腳D2、引腳D4、引腳D5、引腳D7、引腳D8中,選取兩個引腳分別連 接所述USB 3. 0接口插頭的信號接地引腳GND、超高速發送差分信號負端StdA_SSTX-,將選 取的兩個引腳直接相連,并將所述RS-232插座的其它引腳懸空,具體為: 在所述RS-232插座的引腳D1、引腳D2、引腳D4、引腳D5、引腳D7、引腳D8中,所述引腳 D7和所述引腳D8分別連接所述USB 3. 0接口插頭的信號接地引腳GND、超高速發送差分信 號負端StdA_SSTX-,將選取的所述引腳D7和所述引腳D8直接相連,并將所述RS-232插座 的引腳D1、引腳D2、引腳D4、引腳D5懸空。
10. -種基于權利要求1至9任意一項權利要求所述的USB接口和異步串行接口的兼 容電路的兼容方法,其特征在于,包括: 當所述轉接線插接所述USB3. 0接口插座時,所述USB3. 0接口插座輸出使能信號; 所述異步串行接口信號控制電路接收所述USB3.0接口插座輸出的使能信號,根據所 述使能信號,控制與所述USB3. 0接口插座相連接的所述異步串行接口電路,傳輸所述利用 異步傳輸模式傳輸的信號。
【文檔編號】G06F13/40GK104142904SQ201410366193
【公開日】2014年11月12日 申請日期:2014年7月29日 優先權日:2014年7月29日
【發明者】陳保林, 譚飛鵬 申請人:普聯技術有限公司