1.一種用于保護(hù)被保護(hù)電路的ESD保護(hù)電路,其中,被保護(hù)電路耦接于第一節(jié)點(diǎn)和第二節(jié)點(diǎn)之間,ESD保護(hù)電路包括:
放電電路,用于在第一節(jié)點(diǎn)和第二節(jié)點(diǎn)之間提供電流通路以選擇性地從第一節(jié)點(diǎn)向第二節(jié)點(diǎn)放電;以及
控制電路,在出現(xiàn)ESD事件時(shí)控制放電電路導(dǎo)通電流通路,且在被保護(hù)電路正常工作時(shí)控制放電電路關(guān)斷電流通路。
2.如權(quán)利要求1所示的ESD保護(hù)電路,其中控制電路包括:
去能電路,具有輸出端,其中,去能電路根據(jù)被保護(hù)電路的狀態(tài)在輸出端產(chǎn)生去能信號(hào);以及
觸發(fā)電路,耦接至去能電路以接收去能信號(hào)并根據(jù)去能信號(hào)產(chǎn)生觸發(fā)信號(hào)以控制放電電路,其中,當(dāng)去能信號(hào)指示被保護(hù)電路處于正常工作狀態(tài)時(shí),觸發(fā)信號(hào)處于無(wú)效狀態(tài)以控制放電電路關(guān)斷電流通路。
3.如權(quán)利要求2所述的ESD保護(hù)電路,其中,去能電路還根據(jù)ESD事件是否出現(xiàn)來(lái)產(chǎn)生去能信號(hào),當(dāng)去能信號(hào)指示出現(xiàn)ESD事件時(shí),觸發(fā)信號(hào)處于有效狀態(tài)以控制放電電路導(dǎo)通電流通路。
4.如權(quán)利要求2所述的ESD保護(hù)電路,其中,去能電路包括第一輸入端和第二輸入端,去能電路的第一輸入端耦接至第一節(jié)點(diǎn)以接收第一節(jié)點(diǎn)處的信號(hào),去能電路的第二輸入端接收指示被保護(hù)電路狀態(tài)的指示信號(hào),去能電路將第一節(jié)點(diǎn)處的信號(hào)與指示信號(hào)進(jìn)行比較并在輸出端輸出第一節(jié)點(diǎn)處的信號(hào)或者指示信號(hào)。
5.如權(quán)利要求4所述的ESD保護(hù)電路,其中,去能電路選擇輸出第一節(jié)點(diǎn)處的信號(hào)與指示信號(hào)兩者中電壓值較大的信號(hào)以作為去能信號(hào)。
6.如權(quán)利要求5所述的ESD保護(hù)電路,其中,當(dāng)被保護(hù)電路處于正常工作時(shí),指示信號(hào)為低電平狀態(tài)以使得去能電路輸出第一節(jié)點(diǎn)處的信號(hào)作為去能信號(hào);當(dāng)被保護(hù)電路處于正常工作時(shí),指示信號(hào)為高電平狀態(tài)以使得去能電路輸出指示信號(hào)作為去能信號(hào)。
7.如權(quán)利要求5所述的ESD保護(hù)電路,其中,當(dāng)被保護(hù)電路處于正常工作時(shí),去能電路的第二輸入端耦接至為被保護(hù)電路提供工作電壓的供電信號(hào);當(dāng)被保護(hù)電路未處于正常工作時(shí),去能電路的第二輸入端浮置或接地。
8.如權(quán)利要求2所述的ESD保護(hù)電路,其中,去能電路包括:
第一晶體管,具有第一端、第二端和控制端,其中,第一晶體管的第一端接收指示被保護(hù)電路狀態(tài)的指示信號(hào),第一晶體管的控制端耦接至第一節(jié)點(diǎn)以接收第一節(jié)點(diǎn)處的信號(hào);以及
第二晶體管,具有第一端、第二端和控制端,其中,第二晶體管的第一端耦接至第一節(jié)點(diǎn)以接收第一節(jié)點(diǎn)處的信號(hào),第二晶體管的第二端耦接至第一晶體管的第二端且提供去能信號(hào),第二晶體管的控制端耦接至第一晶體管的第一端。
9.如權(quán)利要求8所述的ESD保護(hù)電路,其中,第一晶體管和第二晶體管為P型晶體管。
10.如權(quán)利要求2所述的ESD保護(hù)電路,其中,去能電路包括:
第一二極管,具有陽(yáng)極和陰極,其中,第一二極管的陽(yáng)極耦接至第一節(jié)點(diǎn)以接收第一節(jié)點(diǎn)處的信號(hào);以及
第二二極管,具有陽(yáng)極和陰極,其中,第二二極管的陰極耦接至第一二極管的陰極且提供去能信號(hào),第二二極管的陽(yáng)極接收指示被保護(hù)電路狀態(tài)的指示信號(hào)。
11.如權(quán)利要求2所述的ESD保護(hù)電路,其中,觸發(fā)電路包括:
計(jì)時(shí)器,耦接于去能電路的輸出端和第二節(jié)點(diǎn)之間,其中,計(jì)時(shí)器提供計(jì)時(shí)信號(hào)以設(shè)定放電電路導(dǎo)通時(shí)間以及ESD放電的時(shí)間;以及
緩沖器,耦接于去能電路的輸出端和第二節(jié)點(diǎn)之間,其中,緩沖器還耦接至計(jì)時(shí)器的輸出端以接收計(jì)時(shí)信號(hào)并基于計(jì)時(shí)信號(hào)產(chǎn)生觸發(fā)信號(hào)。
12.如權(quán)利要求11所述的ESD保護(hù)電路,其中,
放電電路包括N型晶體管;
計(jì)時(shí)器包括:
電阻,具有第一端和第二端,其中,電阻的第一端耦接至去能電路的輸出端;以及
電容,具有第一端和第二端,其中,電容的第一端耦接至電阻的第二端且電容的第二端耦接至第二節(jié)點(diǎn);以及
緩沖器包括:
P型晶體管,具有第一端、第二端和控制端,其中,P型晶體管的第一端耦接至去能電路的輸出端,P型晶體管的控制端耦接至電阻的第二端;以及
N型晶體管,具有第一端、第二端和控制端,其中,N型晶體管的第一端耦接至第二節(jié)點(diǎn),N型晶體管的第二端耦接至P型晶體管的第二端且提供觸發(fā)信號(hào),N型晶體管的控制端耦接至電阻的第二端。
13.如權(quán)利要求11所述的ESD保護(hù)電路,其中,
放電電路包括P型晶體管;
計(jì)時(shí)器包括:
電阻,具有第一端和第二端,其中,電阻的第一端耦接至第二節(jié)點(diǎn);以及
電容,具有第一端和第二端,其中,電容的第一端耦接至電阻的第二端且電容的第二端耦接至去能電路的輸出端;以及
緩沖器包括:
P型晶體管,具有第一端、第二端和控制端,其中,P型晶體管的第一端耦接至去能電路的輸出端,P型晶體管的控制端耦接至電阻的第二端;以及
N型晶體管,具有第一端、第二端和控制端,其中,N型晶體管的第一端耦接至第二節(jié)點(diǎn),N型晶體管的第二端耦接至P型晶體管的第二端且提供觸發(fā)信號(hào),N型晶體管的控制端耦接至電阻的第二端。
14.如權(quán)利要求1所述的ESD保護(hù)電路,其中,第一節(jié)點(diǎn)為I/O焊盤(pán)且第二節(jié)點(diǎn)為接地焊盤(pán)。