麻豆精品无码国产在线播放,国产亚洲精品成人AA片新蒲金,国模无码大尺度一区二区三区,神马免费午夜福利剧场

實現相位鎖定功能的電路的制作方法

文檔序號:7542160閱讀:255來源:國知局
實現相位鎖定功能的電路的制作方法
【專利摘要】本發明公開了實現相位鎖定功能的電路,包括中央處理器、鎖相環芯片、電平位移電路、第一參考時鐘芯片、第二參考時鐘芯片和現場可編程門陣列FPGA,所述的鎖相環芯片、第二參考時鐘芯片和現場可編程門陣列FPGA均與中央處理器連接;所述的第一參考時鐘芯片連接電平位移電路;所述的電平位移電路還連接鎖相環芯片。本發明通過上述原理,采用鎖相環芯片對時鐘信號進行鎖相放大,保證時鐘信號的穩定性。
【專利說明】實現相位鎖定功能的電路
【技術領域】
[0001]本發明涉及時鐘電路,具體涉及實現相位鎖定功能的電路。
【背景技術】
[0002]時鐘電路一般由晶體振蕩器、晶震控制芯片和電容組成。時鐘電路應用十分廣泛,如電腦的時鐘電路、電子表的時鐘電路以及MP3MP4的時鐘電路。時鐘電路產生象時鐘一樣準確的振蕩電路,讓任何工作都按時間順序。用于捕獲、過濾和儲存FC網絡數據,為實時顯示、數據回放和數據分析的FC網絡監控卡中也需要用到時鐘電路,來實現對緊急消息、周期消息、事件消息、大數據塊消息和網絡管理消息的準確收集和存儲。FC網絡仿真卡用于模擬FC網絡終端設備的網絡接口,具有支持仿真終端系統設備管理、數據通信、網絡管理和時鐘同步的功能。雙端口仿真卡具有一塊板卡支持兩個獨立的數據通信端口,可同時模擬兩個終端設備的特性??梢奆C網絡仿真卡的正常運行有著非常重要的意義,而FC網絡仿真卡上的時鐘電路存在信號微弱的情況,信號穩定性差,不利于后期的數據通信。

【發明內容】

[0003]本發明克服了現有技術的不足,提供實現相位鎖定功能的電路,采用鎖相環芯片對時鐘信號進行鎖相放大,保證時鐘信號的穩定性。
[0004]為解決上述的技術問題,本發明采用以下技術方案:實現相位鎖定功能的電路,包括中央處理器、鎖相環芯片、電平位移電路、第一參考時鐘芯片、第二參考時鐘芯片和現場可編程門陣列FPGA,所述的鎖相環芯片、第二參考時鐘芯片和現場可編程門陣列FPGA均與中央處理器連接;所述的第一參考時鐘芯片連接電平位移電路;所述的電平位移電路還連接鎖相環芯片。
[0005]所述的現場可編程門陣列FPGA上連接數據緩沖存儲器FLASH和靜態隨機存儲器SRAM。
[0006]所述的現場可編程門陣列FPGA上連接光收發模塊和PC1-EXPRESS X4接口。
[0007]所述的光收發模塊的型號為FTRJ-8519-1-2.5。
[0008]所述的現場可編程門陣列FPGA的型號為XC5VLX110T。
[0009]所述的鎖相環芯片的型號為CC4046。
[0010]與現有技術相比,本發明的有益效果是:
1、本發明采用鎖相環芯片對時鐘信號進行鎖相放大,傳輸的時鐘信號更清晰,保證時鐘信號的穩定性,數據通信更準確,參考價值高。
[0011]2、本發明采用的鎖相環芯片的型號為CC4046,能夠完成對兩個電信號相位的自動控制,實現電信號的穩定傳輸,該芯片價格便宜,實用性強。
【專利附圖】

【附圖說明】
[0012]圖1為本發明的原理圖?!揪唧w實施方式】
[0013]下面結合附圖對本發明作進一步闡述,本發明的實施例不限于此。
[0014]實施例:
如圖1所示,本發明包括中央處理器、鎖相環芯片、電平位移電路、第一參考時鐘芯片、第二參考時鐘芯片和現場可編程門陣列FPGA,現場可編程門陣列FPGA上連接數據緩沖存儲器FLASH和靜態隨機存儲器SRAM,現場可編程門陣列FPGA上連接光收發模塊和PC1-EXPRESS X4接口。本實施例的鎖相環芯片、第二參考時鐘芯片和現場可編程門陣列FPGA均與中央處理器連接;其中的第一參考時鐘芯片連接電平位移電路;其中的電平位移電路還連接鎖相環芯片。本實施例的光收發模塊的型號為FTRJ-8519-1-2.5,現場可編程門陣列FPGA的型號為XC5VLX110T,鎖相環芯片的型號為CC4046,第一參考時鐘芯片的型號為MAX DS4106,第二參考時鐘芯片的型號為MAX DS4212,中央處理器的型號為ARMC0RTEX M3。
[0015]鎖相環芯片對時鐘信號進行鎖相放大,保證時鐘信號的穩定性,可以采用電平位移電路對時鐘芯片的電平進行處理,以適應鎖相環的輸入要求,數據通信更準確。
[0016]如上所述便可實現該發明。
【權利要求】
1.實現相位鎖定功能的電路,其特征在于:包括中央處理器、鎖相環芯片、電平位移電路、第一參考時鐘芯片、第二參考時鐘芯片和現場可編程門陣列FPGA,所述的鎖相環芯片、第二參考時鐘芯片和現場可編程門陣列FPGA均與中央處理器連接;所述的第一參考時鐘芯片連接電平位移電路;所述的電平位移電路還連接鎖相環芯片。
2.根據權利要求1所述的實現相位鎖定功能的電路,其特征在于:所述的現場可編程門陣列FPGA上連接數據緩沖存儲器FLASH和靜態隨機存儲器SRAM。
3.根據權利要求1所述的實現相位鎖定功能的電路,其特征在于:所述的現場可編程門陣列FPGA上連接光收發模塊和PC1-EXPRESS X4接口。
4.根據權利要求3所述的實現相位鎖定功能的電路,其特征在于:所述的光收發模塊的型號為 FTRJ-8519-1-2.5。
5.根據權利要求1或3所述的實現相位鎖定功能的電路,其特征在于:所述的現場可編程門陣列FPGA的型號為XC5VLX110T。
6.根據權利要求1所述的實現相位鎖定功能的電路,其特征在于:所述的鎖相環芯片的型號為CC4046。
【文檔編號】H03L7/08GK103427832SQ201310365600
【公開日】2013年12月4日 申請日期:2013年8月21日 優先權日:2013年8月21日
【發明者】胡鋼, 邱昆 申請人:成都成電光信科技有限責任公司
網友詢問留言 已有0條留言
  • 還沒有人留言評論。精彩留言會獲得點贊!
1
主站蜘蛛池模板: 从化市| 丰镇市| 稻城县| 安新县| 浑源县| 灵宝市| 庆阳市| 盐城市| 新郑市| 苍梧县| 肇州县| 丹江口市| 江门市| 湖州市| 安丘市| 奎屯市| 宜良县| 常德市| 崇仁县| 曲靖市| 罗江县| 麻江县| 沧州市| 清苑县| 资源县| 宽甸| 呼伦贝尔市| 祁东县| 咸阳市| 永州市| 凤城市| 宝山区| 新干县| 莎车县| 九台市| 城口县| 灵寿县| 竹北市| 石景山区| 望城县| 资兴市|