1.一種基于輸出電流存儲的跨導放大器失調消除結構,包括差分輸入跨導放大器,所述差分輸入跨導放大器包含尾電流PMOS管MP5,由PMOS管MP1和MP2PMOS管構成的PMOS輸入對管,共源共柵的PMOS管MP3和PMOS管MP4,由NMOS管MN3、NMOS管MN4、NMOS管MN5和NMOS管MN6共源共柵連接的負載管;其特征在于:
跨導放大器電路還包括一個失調存儲電容C1和輸出失調電流消除結構;
所述失調存儲電容C1左極板連接NMOS管MN5的柵極,所述失調存儲電容C1右極板連接NMOS管MN6的柵極;
所述輸出失調電流消除結構包括四個開關,四個開關包括正相輸入支路上的開關SW2、負向輸入支路上的開關SW3、正負輸入端之間的開關SW4和負向輸入通路上的開關SW5;所述開關SW2連接NMOS管MN3的漏極和NMOS管MN5的柵極、并保持常導通狀態;所述開關SW3連接NMOS管MN4的漏極和MN6的柵極;開關SW4連接PMOS管MP1和MP2PMOS管的柵極;開關SW5連接差分輸入跨導放大器負向輸入端和負向端輸入信號VIN-;
所述開關SW3采用低電荷注入的開關結構,所述低電荷注入的開關結構包括單管開關NMOS管MN7,電荷注入補償NMOS管MN8,緩沖器BUF1和反相器INV1;其中,所述NMOS管MN7和補償NMOS管MN8尺寸比列為2:1,緩沖器BUF1和反相器INV1均采用低電壓VL供電。
2.根據權利要求1所述基于輸出電流存儲的跨導放大器失調消除結構,其特征在于:電路的工作電壓為5V,所述低電荷注入的開關結構中緩沖器BUF1和反相器INV1所采用的低電壓VL為3.3V。