1.一種移位寄存器電路,其特征在于,包括:
第一晶體管,用于響應(yīng)第一節(jié)點(diǎn)的電壓信號而導(dǎo)通,以將輸入信號提供至第二節(jié)點(diǎn);
第二晶體管,用于響應(yīng)第一時(shí)鐘信號而導(dǎo)通,以將輸入信號提供至所述第一節(jié)點(diǎn);
第三晶體管,用于響應(yīng)所述第一時(shí)鐘信號而導(dǎo)通,以將充電信號提供至所述第二節(jié)點(diǎn);
第四晶體管,用于響應(yīng)所述第二節(jié)點(diǎn)的電壓信號而導(dǎo)通,以將第一電壓信號提供至第三節(jié)點(diǎn);
第五晶體管,用于響應(yīng)第二時(shí)鐘信號而導(dǎo)通,以將所述第三節(jié)點(diǎn)的電壓信號提供至所述第一節(jié)點(diǎn);
第六晶體管,用于響應(yīng)所述第二節(jié)點(diǎn)的電壓信號而導(dǎo)通,以將所述第一電壓信號提供至一信號輸出端;
第七晶體管,用于響應(yīng)第四節(jié)點(diǎn)的電壓信號而導(dǎo)通,以將所述第二時(shí)鐘信號提供至所述信號輸出端,其中,所述第四節(jié)點(diǎn)的電壓正相關(guān)于所述第一節(jié)點(diǎn)的電壓;
第一電容,電連接于所述第四節(jié)點(diǎn)和所述信號輸出端之間;
第二電容,電連接于所述第二節(jié)點(diǎn)和所述第一電壓信號之間。
2.根據(jù)權(quán)利要求1所述的移位寄存器電路,其特征在于,所述第一晶體管至第七晶體管均分別具有第一端、第二端以及控制端,其中:
所述第一晶體管的控制端與所述第一節(jié)點(diǎn)電連接,所述第一晶體管的第一端接收所述輸入信號,所述第一晶體管的第二端與所述第二節(jié)點(diǎn)電連接;
所述第二晶體管的控制端接收所述第一時(shí)鐘信號,所述第二晶體管的第一端接收所述輸入信號,所述第二晶體管的第二端與所述第一節(jié)點(diǎn)電連接;
所述第三晶體管的控制端接收所述第一時(shí)鐘信號,所述第三晶體管的第一端接收所述充電信號,所述第三晶體管的第二端與所述第二節(jié)點(diǎn)電連接;
所述第四晶體管的控制端與所述第二節(jié)點(diǎn)電連接,所述第四晶體管的第一端直接接收所述第一電壓信號;
所述第五晶體管的控制端接收所述第二時(shí)鐘信號,所述第五晶體管的第一端與所述第四晶體管的第二端電連接,所述第五晶體管的第二端與所述第一節(jié)點(diǎn)電連接;
所述第六晶體管的控制端與所述第二節(jié)點(diǎn)電連接,所述第六晶體管的第一端接收所述第一電壓信號,所述第六晶體管的第二端與信號輸出端電連接;
所述第七晶體管的控制端與所述第四節(jié)點(diǎn)電連接,所述第七晶體管的第一端接收所述第二時(shí)鐘信號,所述第七晶體管的第二端與所述信號輸出端電連接。
3.根據(jù)權(quán)利要求1所述的移位寄存器電路,其特征在于,所述第一晶體管至第七晶體管均分別具有第一端、第二端以及控制端,其中:
所述第一晶體管的控制端與所述第一節(jié)點(diǎn)電連接,所述第一晶體管的第一端接收所述輸入信號,所述第一晶體管的第二端與所述第二節(jié)點(diǎn)電連接;
所述第二晶體管的控制端接收所述第一時(shí)鐘信號,所述第二晶體管的第一端接收所述輸入信號,所述第二晶體管的第二端與所述第一節(jié)點(diǎn)電連接;
所述第三晶體管的控制端接收所述第一時(shí)鐘信號,所述第三晶體管的第一端接收所述充電信號,所述第三晶體管的第二端與所述第二節(jié)點(diǎn)電連接;
所述第四晶體管的控制端與所述第二節(jié)點(diǎn)電連接,所述第四晶體管的第一端與所述信號輸出端電連接;
所述第五晶體管的控制端接收所述第二時(shí)鐘信號,所述第五晶體管的第一端與所述第四晶體管的第二端電連接,所述第五晶體管的第二端與所述第一節(jié)點(diǎn)電連接;
所述第六晶體管的控制端與所述第二節(jié)點(diǎn)電連接,所述第六晶體管的第一端接收所述第一電壓信號,所述第六晶體管的第二端與信號輸出端電連接;
所述第七晶體管的控制與所述第一節(jié)點(diǎn)電連接,所述第七晶體管的第一端接收所述第二時(shí)鐘信號,所述第七晶體管的第二端與所述信號輸出端電連接。
4.根據(jù)權(quán)利要求1所述的移位寄存器電路,其特征在于,所述第一節(jié)點(diǎn)與所述第四節(jié)點(diǎn)為同一節(jié)點(diǎn)。
5.根據(jù)權(quán)利要求1所述的移位寄存器電路,其特征在于,所述移位寄存器電路還包括:
第八晶體管,用于響應(yīng)第二電壓信號而導(dǎo)通,以電連接所述第一節(jié)點(diǎn)和所述第四節(jié)點(diǎn)。
6.根據(jù)權(quán)利要求1所述的移位寄存器電路,其特征在于,所述充電信號為第二電壓信號。
7.根據(jù)權(quán)利要求1~5任意一項(xiàng)所述的移位寄存器電路,其特征在于,所述充電信號為所述第二時(shí)鐘信號。
8.根據(jù)權(quán)利要求1~5任意一項(xiàng)所述的移位寄存器電路,其特征在于,所有所述晶體管均為N型晶體管或者均為P型晶體管。
9.根據(jù)權(quán)利要求5或6所述的移位寄存器電路,其特征在于,其中:
所述第一電壓信號為高電平信號,所述第二電壓信號為低電平信號;或者
所述第一電壓信號為低電平信號,所述第二電壓信號為高電平信號。
10.根據(jù)權(quán)利要求1~5任意一項(xiàng)所述的移位寄存器電路,其特征在于,其中:
所述第一時(shí)鐘信號以及第二時(shí)鐘信號的低電平占空比均不大于1/2;所述第一時(shí)鐘信號和所述第二時(shí)鐘信號相差1/2個(gè)信號周期;或者
所述第一時(shí)鐘信號以及第二時(shí)鐘信號的高電平占空比均不大于1/2;所述第一時(shí)鐘信號和所述第二時(shí)鐘信號相差1/2個(gè)信號周期。
11.一種移位寄存器電路驅(qū)動(dòng)方法,應(yīng)用于如權(quán)利要求1所述的移位寄存器電路,其特征在于,包括:
第一階段,通過所述第一時(shí)鐘信號、所述輸入信號控制所述第二晶體管、所述第三晶體管以及所述第七晶體管截止,通過所述第二時(shí)鐘信號控制所述第五晶體管導(dǎo)通,所述第一電壓信號通過所述第六晶體管傳輸至所述信號輸出端;
第二階段,通過所述第一時(shí)鐘信號、所述輸入信號控制所述第一晶體管、所述第二晶體管、所述第三晶體管、所述第四晶體管、所述第六晶體管以及所述第七晶體管導(dǎo)通,通過所述第二時(shí)鐘信號控制所述第五晶體管截止,所述第一電壓信號通過所述第六晶體管傳輸至所述信號輸出端;
第三階段,通過所述第一時(shí)鐘信號、所述輸入信號控制所述第二晶體管、所述第三晶體管、所述第四晶體管以及所述第六晶體管截止,通過所述第二時(shí)鐘信號控制所述第五晶體管導(dǎo)通,所述第二時(shí)鐘信號通過所述第七晶體管傳輸至所述信號輸出端;
第四階段,通過所述第一時(shí)鐘信號控制所述第二晶體管、第三晶體管導(dǎo)通,通過所述輸入信號、第二時(shí)鐘信號控制所述第一晶體管、所述第七晶體管以及所述第五晶體管截止,所述第一電壓信號通過所述第六晶體管傳輸至所述信號輸出端;
第五階段,通過所述第一時(shí)鐘信號、所述輸入信號控制所述第二晶體管、所述第三晶體管、所述第一晶體管以及所述第七晶體管截止,通過所述第二時(shí)鐘信號控制所述第五晶體管導(dǎo)通,所述第一電壓信號通過所述第六晶體管傳輸至所述信號輸出端。
12.一種顯示面板,其特征在于,包括根據(jù)權(quán)利要求1至10所述的移位寄存器電路。