本實用新型涉及一種用于芯片的測試插座。
背景技術:
近年來,數據的大規模傳輸要求變得越來越普及。很多芯片都要經過超高頻的測試,怎樣避免信號之間的干擾,怎樣減小電信號通過時的損耗,是芯片高頻測試的關鍵.如此苛刻的要求,對芯片測試插座提出了越來越高的要求。
傳統測試插座原理:將待測芯片放入測試插座內,依靠探針的頭部刺破焊接球的氧化層,保證芯片的每一個引腳通過探針與電路板上的每一個焊盤接觸良好進行電測試。但是,隨著設計與制造技術的發展,集成電路設計已發展到系統級芯片階段,SOC設計技術成為設計的熱點.模數轉換器(ADC)是SOC芯片中的重要模塊,隨著器件時鐘頻率的不斷提高,高效、準確地測試ADC的動態參數和靜態參數測試的重點。而傳統的芯片測試插座,信號之間干擾嚴重,不能準確地測試這些高速高頻的信號。
有鑒于上述的缺陷,本設計人,積極加以研究創新,以期創設一種新型結構的用于芯片的測試插座,使其更具有產業上的利用價值。
技術實現要素:
為解決上述技術問題,本實用新型的目的是提供一種用于芯片的測試插座。
為實現上述目的,本實用新型采用如下技術方案:
一種用于芯片的測試插座,包括芯片測試基座,所述芯片測試基座的中心處開設有一凹槽,所述凹槽的中心處開設有一通孔,所述通孔內設置有接地銅塊,圍繞所述接地銅塊的四周并在凹槽內開設有若干個信號探針孔,信號傳輸探針的一端插接在所述信號探針孔上,呈豎直布置,所述接地銅塊上開設有若干個接地探針孔,接地測試探針的一端插接在所述接地探針孔上,也呈豎直布置,與所述信號傳輸探針平行設置,所述信號傳輸探針將接地測試探針包圍布置,所述信號傳輸探針的另一端的高度與所述接地測試探針的另一端的高度相持平布置。
進一步的,所述的用于芯片的測試插座,其中,所述凹槽內還設置有芯片導向板,所述芯片導向板的中心處開設有一芯片通孔,信號傳輸探針和接地測試探針均設置在所述芯片通孔內。
再進一步的,所述的用于芯片的測試插座,其中,所述芯片測試基座上還設置有探針保持板,所述探針保持板的中心處開設有一探針通孔,在探針通孔的四周設置有探針孔,所述信號探針孔與探針孔呈上下一一對應布置。
更進一步的,所述的用于芯片的測試插座,其中,所述探針通孔的口徑與通孔的口徑相匹配布置。
再更進一步的,所述的用于芯片的測試插座,其中,所述探針保持板通過螺栓固定在芯片測試基座的底部。
再更進一步的,所述的用于芯片的測試插座,其中,所述信號傳輸探針和接地測試探針均為彈簧探針。
再更進一步的,所述的用于芯片的測試插座,其中,所述接地銅塊上的接地探針孔設有32個孔,呈方形網格分布。
再更進一步的,所述的用于芯片的測試插座,其中,所述芯片導向板的頂面與芯片測試基座的頂面相持平布置。
借由上述方案,本實用新型至少具有以下優點:
本實用新型通過在芯片測試基座上增加一接地銅塊,并在接地銅塊上安裝有若干個接地測試探針,通過在芯片測試基座的中心增加接地測試探針,來減小回路的電壓,提高測試的準確性,而且接地測試探針盡可能選用電感較小的接地測試探針,能最大程度上節約測試成本。并且該裝置結構簡單,便于操作。
上述說明僅是本實用新型技術方案的概述,為了能夠更清楚了解本實用新型的技術手段,并可依照說明書的內容予以實施,以下以本實用新型的較佳實施例并配合附圖詳細說明如后。
附圖說明
為了更清楚地說明本實用新型實施例的技術方案,下面將對實施例中所需要使用的附圖作簡單地介紹,應當理解,以下附圖僅示出了本實用新型的某些實施例,因此不應被看作是對范圍的限定,對于本領域普通技術人員來講,在不付出創造性勞動的前提下,還可以根據這些附圖獲得其他相關的附圖。
圖1是本實用新型的結構示意圖;
圖2是本實用新型的接地銅塊的結構示意圖;
圖3是本實用新型的原理電路圖。
具體實施方式
下面結合附圖和實施例,對本實用新型的具體實施方式作進一步詳細描述。以下實施例用于說明本實用新型,但不用來限制本實用新型的范圍。
為了使本技術領域的人員更好地理解本實用新型方案,下面將結合本實用新型實施例中附圖,對本實用新型實施例中的技術方案進行清楚、完整地描述,顯然,所描述的實施例僅僅是本實用新型一部分實施例,而不是全部的實施例。通常在此處附圖中描述和示出的本實用新型實施例的組件可以以各種不同的配置來布置和設計。因此,以下對在附圖中提供的本實用新型的實施例的詳細描述并非旨在限制要求保護的本實用新型的范圍,而是僅僅表示本實用新型的選定實施例?;诒緦嵱眯滦偷膶嵤├绢I域技術人員在沒有做出創造性勞動的前提下所獲得的所有其他實施例,都屬于本實用新型保護的范圍。
實施例
如圖1、圖2所示,一種用于芯片的測試插座,包括芯片測試基座1,所述芯片測試基座1的中心處開設有一凹槽,所述凹槽的中心處開設有一通孔,所述通孔內設置有接地銅塊3,圍繞所述接地銅塊3的四周并在凹槽內開設有若干個信號探針孔,信號傳輸探針2的一端插接在所述信號探針孔上,呈豎直布置,所述接地銅塊3上開設有若干個接地探針孔,接地測試探針4的一端插接在所述接地探針孔上,也呈豎直布置,與所述信號傳輸探針平行設置,所述信號傳輸探針2將接地測試探針4包圍布置,所述信號傳輸探針2的另一端的高度與所述接地測試探針4的另一端的高度相持平布置。通過在芯片測試基座上增加一接地銅塊,并在接地銅塊上安裝有若干個接地測試探針,通過在芯片測試基座的中心增加接地測試探針,來減小回路的電壓,提高測試的準確性。
本實用新型中所述凹槽內還設置有芯片導向板5,所述芯片導向板5的中心處開設有一芯片通孔,信號傳輸探針2和接地測試探針4均設置在所述芯片通孔內,通過芯片導向板5能將芯片準確的與信號傳輸探針2和接地測試探針4相接觸,保證信號的準確性。
本實用新型中所述芯片測試基座1上還設置有探針保持板6,所述探針保持板6的中心處開設有一探針通孔,在探針通孔的四周設置有探針孔,所述信號探針孔與探針孔呈上下一一對應布置,保證信號傳輸探針2的穩定性,使信號傳輸探針2的信號傳輸更加穩定。
本實用新型中所述探針通孔的口徑與通孔的口徑相匹配布置,使接地銅塊3能直接通過引線接地,而不需要額外增加其他內部的引線來接地,降低其制作的復雜難度,使其改裝置操作簡單。
本實用新型中所述探針保持板6通過螺栓固定在芯片測試基座1的底部,方便操作人員進行安裝,同時也能將探針保持板6進行固定。
本實用新型中所述信號傳輸探針2和接地測試探針4均為彈簧探針,將信號傳輸探針2和接地測試探針4均采用彈簧探針能調整其安裝時各個彈簧探針的高度,芯片在測試時,保證每個彈簧探針都能與芯片有接觸,即能保證芯片在測試時的準確性。
本實用新型中所述接地銅塊3上的接地探針孔設有32個孔,呈方形網格分布,使接地測試探針4的排列有序,保證每一根接地測試探針4都能與芯片相接觸,同時還能與接地銅塊3相接觸。
本實用新型中所述芯片導向板5的頂面與芯片測試基座2的頂面相持平布置,其一能使該裝置具有美觀性,其二能降低用料,達到減少成本的目的。
如圖3所示,一種用于芯片的測試插座的測試電路,包括驅動電路,所述驅動電路外接輸入信號端Vin和電壓信號端Vcc,所述驅動電路的一端通過電感LGND接地布置,而驅動電路的輸出端通過電容C接地布置,該電路的接地回路電壓公式如下:
其中,
VGND為芯片的接地電壓;
LGND為接地測試探針的電感值;
Id為芯片的實時電流。
所述電感LGND為接地測試探針的電感值,且為所有接地測試探針并接的電感值?;诖死碚摚緦嵱眯滦椭袀鹘y的結構上增加接地測試探針,從原來的16根增加到32根接地測試探針,使整個回路的電感值LGND減小到原來的1/2,依據上述的公式使其接地電壓VGND的電壓盡可能減小。
另外,從上述的公式中也可以針對選用長度較短的接地測試探針,目的在于選用電感較小的接地測試探針,使其電感值LGND變小,從而使接地電壓VGND的電壓也盡可能隨之減小。
通過上述減小對電感值的方案,使其回路接地電壓得到進一步減小,從而使信號之間的干擾得到進一步減小,保證了對芯片測試時的數據準確性。
本實用新型通過在芯片測試基座上增加一接地銅塊,并在接地銅塊上安裝有若干個接地測試探針,通過在芯片測試基座的中心增加接地測試探針,來減小回路的電壓,提高測試的準確性,而且接地測試探針盡可能選用電感較小的接地測試探針,能最大程度上節約測試成本。并且該裝置結構簡單,便于操作。
以上所述僅是本實用新型的優選實施方式,并不用于限制本實用新型,應當指出,對于本技術領域的普通技術人員來說,在不脫離本實用新型技術原理的前提下,還可以做出若干改進和變型,這些改進和變型也應視為本實用新型的保護范圍。