技術(shù)總結(jié)
本發(fā)明提供了一種帶隙基準(zhǔn)源電路,在現(xiàn)有的帶隙基準(zhǔn)源電路的基礎(chǔ)上,設(shè)置第一運(yùn)算放大器和基準(zhǔn)電壓輸出支路,所述基準(zhǔn)電壓輸出支路包括串聯(lián)電連接的第一PMOS管和第一雙極性晶體管,所述第一運(yùn)算放大器的兩個(gè)輸入端中的一端連接到一條所述基本支路中的雙極性晶體管控制端,另一端連接到所述基準(zhǔn)電壓輸出支路的第一雙極性晶體管控制端;所述第一PMOS管的柵極與所述第一運(yùn)算放大器的輸出端連接,所述第一PMOS管的源極連接到電壓VCC端,漏極為所述基準(zhǔn)電壓輸出端,通過(guò)第一運(yùn)算放大器實(shí)現(xiàn)將輸出基準(zhǔn)電壓反饋至第一PMOS管上,對(duì)第一PMOS管的輸出進(jìn)行反饋控制,從而實(shí)現(xiàn)了基準(zhǔn)電壓的輸出控制,解決了由于器件之間的失配而影響輸出的電壓的精度。
技術(shù)研發(fā)人員:許聰
受保護(hù)的技術(shù)使用者:深圳市紫光同創(chuàng)電子有限公司
文檔號(hào)碼:201611154410
技術(shù)研發(fā)日:2016.12.14
技術(shù)公布日:2017.05.31