麻豆精品无码国产在线播放,国产亚洲精品成人AA片新蒲金,国模无码大尺度一区二区三区,神马免费午夜福利剧场

一種薄膜晶體管及其制作方法、陣列基板和顯示裝置的制作方法

文檔序號:2624823閱讀:141來源:國知局
專利名稱:一種薄膜晶體管及其制作方法、陣列基板和顯示裝置的制作方法
技術領域
本發明涉及顯示技術領域,尤其涉及一種薄膜晶體管及其制作方法、陣列基板和顯示裝置。
背景技術
在顯示技術領域,平板顯示裝置,如液晶顯示器(Liquid Crystal Display, IXD)和有機電致發光顯示器(Organic Light Emitting Display, 0LED),因其輕、薄、低功耗、高亮度,以及高畫質等優點,在平板顯示領域占據重要的地位。其中,作為像素開關器件的薄膜晶體管(Thin Film Transistor, TFT)的特性對高畫質顯示裝置起著重要的作用。TFT作為開關器件的工作原理簡述如下當為TFT的柵電極施加相對于地GND的電壓Vg(簡稱柵電極電壓)時,TFT的柵電極和與數據線相連的漏電極之間會產生一個電場,TFT在該電場的作用下形成的電子溝道使與像素電極相連的源電極與所述漏電極通過TFT的半導體層導通,柵電極和源電極之間的正向電壓差(也即閾值電壓Vth)越大,導電溝道越寬,導通電流也越大,對像素電極的充電能力也越強;當為TFT的柵電極施加相對于地GND的負電壓時,源電極與漏電極關閉,這就是TFT的開關特性。對像素電極的充電能力越高,可以使得像素電極徹底充放電,從而提高圖像畫質。由此可見,TFT的半導體層電子遷移率越高,導電溝道越寬,導通電流也越大。目前,使用金屬氧化物作為TFT半導體層明顯可以提高TFT的導通電流,這是因為,金屬氧化物半導體層的電子遷移率是非晶硅半導體層的電子遷移率的5 10倍。當半導體層的材料確定后,TFT的導電性能(這里主要指導通電流)取決于TFT的結構。參見圖1,為現有TFT俯視示意圖,包括源電極15、漏電極16、柵電極11,與柵電極11相連的掃描線17以及與漏電極16相連的數據線18。其中,TFT上的源電極15和漏電極16的數量各為一個。當TFT導通時,導通電流由漏電極16通過導電溝道流向源電極15,漏電極16與源電極15之間的距離決定溝道的長度,漏電極16與源電極15的大小決定導電溝道的寬度(在像素TFT中,由于漏電極和源電極的直徑大小一般在幾微米量級,源電極與漏電極的圖案一般為具有一定直徑的圓,也可以等效為具有一定邊長的正方形,為了提高TFT的性能,增加導電溝道的寬度,可以通過增大源電極和漏電極的面積實現,但是增大源電極的面積會存在下述問題源電極和漏電極的面積增大,所占子像素區域的面積也變大,源電極是與TFT的像素電極相連,尤其是當源電極面積較大時,可能會導致TFT的開口率下降。更重要的是,當源電極的面積較大時,源電極與半導體層之間的電容變大,在像素電極的電壓跳變的情況下會引起顯示圖像的色偏(色偏即針對每一像素顯示顏色和理論顏色有偏差)。現有薄膜晶體管TFT在保證較小的源電極電容下導電溝道較小,TFT導通電流較小,TFT性能較低。

發明內容
本發明實施例提供一種薄膜晶體管及其制作方法、陣列基板和顯示裝置,用以提高TFT的性能,提高圖像的畫質。為實現上述目的,本發明實施例提供的薄膜晶體管,包括基板;形成在基板上的柵電極、源電極、至少兩個漏電極和半導體層;形成在所述基板上位于所述柵電極和半導體層之間的柵電極保護層,形成在所述基板上位于所述半導體層和源電極以及漏電極之間的刻蝕阻擋層;其中,所述源電極和所述漏電極分別通過過孔和所述半導體層相連。本發明實施例提供的陣列基板,包括所述薄膜晶體管。本發明實施例提供的顯示裝置,包括所述陣列基板。本發明實施例提供的薄膜晶體管的制作方法,包括采用構圖工藝在基板上形成柵電極、源電極,漏電極,以及半導體層的過程,其中每一 TFT包括至少兩個漏電極;以及采用構圖工藝在基板上形成位于所述柵電極和半導體層之間的柵電極保護層,和位于所述半導體層和源電極以及漏電極之間的刻蝕阻擋層的過程。本發明實施例提供的薄膜晶體管TFT,每一 TFT形成一個源電極和至少兩個漏電極,每一個漏電極通過過孔和半導體層相連,源電極和漏電極之間形成導電溝道,本發明所述的薄膜晶體管,每個TFT形成的導電溝道不止一個,增加了導電溝道的有效寬度,增加了TFT半導體層的導通電流,提高了 TFT的性能。并且在導通電流增加的同時,由于漏電極共用一個源電極,源電極的面積相對于現有的TFT的設計方式,并沒有增大,源電極的電容也沒有增大,整個顯示裝置的圖像顯示畫質得到提高。


圖I圖2圖3圖4圖5圖6分結構示意7結構示意圖;圖8圖9
為現有技術具有一個漏電極的TFT部分結構俯視示意為本發明實施例提供的陣列基板整體結構示意為本發明實施例提供的底柵型TFT結構示意為本發明實施例提供的頂柵型TFT結構示意為本發明實施例提供的TFT具有兩個漏極的結構示意為本發明實施例提供的兩個漏電極和一個源電極形成三角形的陣列基板部
為本發明實施例提供的兩個漏電極和一個源電極形成直線的陣列基板部分
為本發明實施例提供的半導體層圖案示意為本發明實施例提供的TFT完整結構示意圖;圖10為本發明實施例提供的底柵型TFT的制作方法流程示意圖;圖11為本發明實施例提供的頂柵型TFT的制作方法流程示意圖。
具體實施例方式本發明實施例提供了一種薄膜晶體管及其制作方法、陣列基板和顯示裝置,用以提聞TFT的性能,從而提聞圖像的畫質。目前,使用金屬氧化物作為TFT半導體層明顯可以提高TFT的導通電流,這是因為,金屬氧化物半導體層的電子遷移率是非晶硅半導體層的電子遷移率的5 10倍。當半導體層的材料確定后,TFT的導電性能(這里主要指導通電流)取決于TFT的結構。本發明實施例主要針對金屬氧化物TFT進行說明,但是發明旨意也同時也可以適用于非晶硅TFT等。本發明實施例提供的TFT,每個TFT形成有一個源電極和至少兩個漏電極,源電極和漏電極分別通過過孔與半導體層相連,源電極和每一漏電極之間形成導電溝道,多個導電溝道使得TFT的導通電流增加,TFT的性能得到提高,源電極的面積未增加,源電極的電容沒發生改變,圖像的顯示畫質得到提高。為了能夠更清楚地說明本發明實施例提供的技術方案,下面將從TFT與陣列基板兩方面說明。本發明實施例提供的TFT包括基板;形成在基板上的柵電極、源電極、至少兩個漏電極和半導體層;形成在所述基板上位于所述柵電極和半導體層之間的柵電極保護層,形成在所述基板上位于所述半導體層和源電極以及漏電極之間的刻蝕阻擋層。下面結合TFT說明陣列基板的結構,陣列基板包括基板、一個或多個薄膜晶體管TFT,以及掃描線和數據線;所述TFT包括形成在基板上的柵電極、源電極、至少兩個漏電極和半導體層,所述掃描線和所述柵電極相連,所述數據線和所有漏電極相連;所述TFT還包括形成在所述基板上位于所述柵電極和半導體層之間的柵電極保護層,形成在所述基板上位于所述半導體層和源電極以及漏電極之間的刻蝕阻擋層;其中,所述源電極和所述漏電極分別通過刻蝕阻擋層上的不同的過孔和所述半導體層相連。下面通過附圖具體說明本發明實施例提供的技術方案。參見圖2,為陣列基板俯視示意圖,包括基板I、多個薄膜晶體管TFT2,以及掃描線3和數據線4 ;每一 TFT2包括形成在基板I上的柵電極g、源電極s和漏電極d ;掃描線3和柵電極g相連,為TFT提供開啟電壓;數據線4和所有漏電極d相連(所有漏電極指每一 TFT上的不止一個漏電極),為像素提供圖像幀信號電壓;在具體實施的過程中,TFT2的源電極s與圖2中所示的像素電極5相連,當源電極與漏電極導通時,所述圖像幀信號電壓加載到該像素電極5上。參見圖3,為陣列基板上沿圖2所示的掃描線3方向的截面圖。TFT2包括基板1,基板I上的柵電極21、源電極22、至少兩個漏電極23,以及半導體層24 ;
6
TFT2還包括形成在基板I上位于柵電極21和半導體層24之間的柵電極保護層25,以及形成在基板I上位于半導體層24和源電極22以及漏電極23之間的刻蝕阻擋層26 ;其中,源電極22和漏電極23分別通過刻蝕阻擋層26上的不同的過孔和半導體層24相連。圖3中所示的柵電極21對應于圖2所示的柵電極g,源電極22對應圖2所示源電極s,漏電極23對應圖2所示的漏電極d。本發明實施例所述的TFT可以是底柵型結構也可以是頂柵型結構。圖3所示的TFT為底柵型結構。具體地,柵電極21位于基板I上;柵電極保護層25位于柵電極21上;半導體層24位于柵電極保護層25上;刻蝕阻擋層26位于所述半導體層24上;源電極22和漏電極23位于刻蝕阻擋層26上。參見圖4,TFT為頂柵型結構。半導體層24位于基板I上;刻蝕阻擋層26位于半導體層24上;源電極22、漏電極23位于刻蝕阻擋層26上; 柵電極保護層25位于源電極22和漏電極23上;柵電極21位于柵電極保護層25上。在具體實施過程中,圖3和圖4所示的TFT結構中,源電極和漏電極通過過孔和半導體層相連,較佳地,為了避免藝制作偏差導致源電極和漏電極可能會覆蓋住整個過孔,引起TFT性能下降,源電極和漏電極的大小應大于過孔的大小,圖3和圖4僅是一個示例圖。需要說明的是,圖3和圖4未體現出與薄膜晶體管相連的掃描線和數據線,以及漏電極與源電極的分布,在具體實施過程中,陣列基板上的掃描線與柵電極同層設置,源電極與漏電極同層設置,數據線與源電極和漏電極同層設置。上述薄膜晶體管工作原理簡述如下源電極與漏電極通過位于其下方的半導體層(如金屬氧化物IGZ0)連接,陣列基板上掃描線的電壓信號使TFT柵電極開啟后,源電極和漏電極通過半導體層導通,來自數據線的信號電壓通過漏電極與源電極之間的導電溝道加載到與源電極相連的像素電極,為像素電極充電。本發明實施例提供的TFT上的漏電極設置不止一個,源電極設置一個。所有漏電極同時連接到一根數據線上,源電極與每一個漏電極都形成導電溝道。因此本發明實施例提供的TFT的導電溝道不止一個,源電極和漏電極之間的距離決定導電溝道的長度,源電極和漏電極的大小決定導電溝道的寬度。在源電極和漏電極之間的距離和面積大小一定的情況下,本發明通過增加漏電極的個數,增加了導電溝道的個數,實質上增加了導電溝道的有效寬度,使得數據線上的信號電壓更容易加載到與源電極相連的像素電極上,在源電極面積沒有增大的情況下,TFT為像素電極的充電能力提高,減小了像素電極在跳變的時引起圖像色偏的可能性。需要說明的是,源電極和漏電極以及之間的距離在微米量級,具體形狀可以等效為正方形或圓形,源電極與漏電極之間的距離指源電極中心到漏電極中心的距離,源電極與漏電極的大小可以以邊長或直徑作為衡量指標。下面具體介紹本發明實施例提供的TFT的設置方式。 為了不影響陣列基板上每一個子像素區域像素的開口率,在制圖工藝允許的范圍內,位于子像素區域內的TFT應該越小越好。當TFT上的漏電極數量過多時,因為漏電極與像素電極相連,漏電極會影響TFT的開口率,具體實施過程中,可以根據顯示裝置的大小和結構而定,也就是根據實際需求設計合適數量合適大小的漏電極。陣列基板上顯示區域用于顯示圖像的TFT的結構完全相同,下面以一個底柵型TFT,且TFT上設置兩個或三個漏電極的TFT結構為例說明。參見圖5,為TFT部分結構俯視示意圖。如圖5為數據線4和掃描線3圍成的一個子像素區域。柵電極21與掃描線3相連;TFT包括兩個漏電極,第一漏電極231和第二漏電極232,一個源電極22 ;第一漏電極231、第二漏電極232,以及源電極22的連線構成一個三角形(如圖5所示),或者構成一條直線如圖6所示。參見圖5,第一漏電極231、第二漏電極232,以及源電極22之間的連線構成以源電極22為頂角的直角三角形、銳角三角形或鈍角三角形(圖5所示為直角三角形)。較佳地,為了使得不同漏電極與源電極之間的溝道長度一致,以及溝道寬度一致,保證TFT的最佳性能,較佳地,源電極距離漏電極的距離相等。較佳地,源電極的大小等于漏電極的大小。圖5所示的第一漏電極231、第二漏電極232,以及源電極22的連線構成一個等腰三角形。與現有技術相同,源電極22和漏電極23都設置在柵電極21之上,并且源電極22和漏電極23的垂直投影在柵電極21覆蓋薄膜晶體管的區域之內。較佳地,參見圖7,TFT包括三個漏電極,第一漏電極231、第二漏電極232和第三漏電極233 ;第一漏電極231、第二漏電極232,以及源電極22的連線構成以源電極22為頂角的直角三角形、銳角三角形或鈍角三角形;以及第二漏電極232、第三漏電極233,以及源電極22的連線構成以源電極22為頂角的直角三角形、銳角三角形或鈍角三角形。同理,所述直角三角形、銳角三角形或鈍角三角形為等腰三角形最佳,TFT性能較聞。當兩個漏電極與源極之間的相互連線構成的三角形相比較直線較佳,這樣源電極可以設置在距離像素電極較近的位置,具體實施過程中,工藝設計簡單。當兩個漏電極與源極之間的相互連線構成的三角形為銳角三角形時,銳角三角形的頂角不小于30度。這是因為按照現在制圖工藝能力,制作線寬為3μπι以下的圖案比較困難,本發明所述的源電極和漏電極的最小直徑為4 μ m,源電極和漏電極之間的距離最短4 μ m,兩個漏極之間的距離已經很近,但是為了形成兩個完整的導電溝道,任意兩個漏電極不能相接觸,當兩個銳角三角形的頂角小于30度時,兩個漏電極之間的距離有可能小于線寬極限3 μ m,當兩個漏電極之間的距離小于線寬極限3μπι時,有可能使得兩個漏電極之間相互導通,兩個完成的溝道導通,降低TFT的性能。由于漏電極23在基板上的垂直投影與柵電極21在基板上的垂直投影重疊,因此不影響TFT像素的開口率。源電極22相對于現有技術也沒有增大,雖然漏電極的電容有所增大,而像素電極5在放電階段,TFT已經關閉,漏電極與源電極關斷,因此像素電極5的放電過程僅與源電極22的電容有關,與漏電極的電容大小無關,源電極22的大小沒有發生改變,源電極22與半導體層24之間的電容沒有改變,而源電極22的電容越小,越有利于高畫質的圖像顯示,本發明在導電溝道有效寬度增加的同時,沒有增加源電極22電容,提高了圖像畫質。在具體實施過程中,僅需保證與源電極對應的過孔大小等于與漏電極對應的過孔大小,通過構圖工藝,形成等大的源電極和漏電極。本發明實施例較佳地適用于半導體層為電子遷移率較高的金屬氧化物。為了實現性能更好的TFT,畫質更好的顯示裝置,所述半導體層為覆蓋TFT區域的導電膜層,或為覆蓋導電溝道的導電膜層,如圖8所示為源電極、漏電極連線呈三角形對應的導電膜層圖案。較佳地,所述半導體層為金屬氧化物半導體層,所述半導體層在基板上的垂直投影面積不小于且覆蓋源電極、漏電極以及導電溝道在基板上的垂直投影面積。需要說明的是,參見圖9,本發明實施例提供的薄膜晶體管還包括,位于薄膜晶體管最外層的鈍化保護層6,以及位于基板I之上與基板接觸的緩沖層7,該緩沖層7可以增加基板和基板上膜層的附著力。該緩沖層可以是由鑰Mo、鈦Ti、Mo合金、Ti合金、Cu合金等金屬形成。鈍化保護層6可以是由有機樹脂材料制作而成。有機樹脂相比較無機材料硬度較小,更有利于對薄膜晶體管最外層起到平坦作用,有利于后續工藝彩膜基板和薄膜晶體管之間的液晶分子的理想排列。上述僅是以底柵型TFT為例說明本發明技術方案,本發明的發明旨意也同樣適用于頂柵型TFT,這里不再贅述。另外,本發明實施例所述的TFT不僅可以適用于陣列基板顯示區域(A-A區域)用于顯示圖像的像素TFT,同樣也可以適用于陣列基板外圍區域用于防靜電的TFT,防靜電的TFT可以設置的較大一些,漏極個數可以設置的更多一些,可以使得靜電電流及時導走,無需考慮開口率的問題,設計起來更方便。下面從工藝流程方面說明本發明實施例提供的薄膜晶體管的制作方法。本發明實施例提供的制作薄膜晶體管的方法整體包括采用構圖工藝在基板上形成柵電極、源電極,漏電極,以及半導體層的過程,其中每一 TFT包括至少兩個漏電極;以及采用構圖工藝在基板上形成位于所述柵電極和半導體層之間的柵電極保護層,和位于所述半導體層和源電極以及漏電極之間的刻蝕阻擋層的過程。在具體實施過程中,還包括采用構圖工藝在基板上形成與所述柵電極相連的柵極線以及與所述漏電極相連的數據線的過程。所述構圖工藝指制作圖形的掩膜、曝光、顯影、光刻,刻蝕等過程。
舉例來說,采用構圖工藝在基板上形成柵電極,具體為首先在基板上沉積柵電極層,然后涂布光刻膠,利用掩膜板對光刻膠進行曝光和顯影處理來形成光刻膠圖案,接著利用該光刻膠圖案作為蝕刻掩模,通過刻蝕等工藝去除相應的電極層,并且去除剩余的光刻膠,最終在基板上形成柵電極圖形。參見圖10,底柵型TFT制作方法包括S11、采用構圖工藝在基板上形成柵電極;S12、采用構圖工藝在所述柵電極上形成柵電極保護層;S13、采用構圖工藝在所述柵電極保護層上形成半導體層;S14、采用構圖工藝在所述半導體層上形成刻蝕阻擋層;S15、采用構圖工藝在所述刻蝕阻擋層上形成源電極和漏電極。在具體實施過程中,底柵型TFT制作方法還包括在形成柵電極的同時,形成與柵電極相連的掃描線,柵電極和掃描線同層設置。在形成漏電極的同時,形成與所述漏電極相連的數據線,漏電極和數據線同層設置。參見圖11,制作頂柵型TFT的薄膜晶體管的方法包括S21、采用構圖工藝在基板上形成半導體層;S22、采用構圖工藝在所述半導體層上形成刻蝕阻擋層;S23、采用構圖工藝在所述刻蝕阻擋層上形成源電極和漏電極。S24、采用構圖工藝在所述源電極和漏電極形成柵電極保護層;S25、采用構圖工藝在所述柵電極保護層上形成柵電極。在具體實施過程中,底柵型TFT制作方法還包括在形成柵電極的同時,形成與柵電極相連的掃描線,柵電極和掃描線同層設置。在形成漏電極的同時,形成與所述漏電極相連的數據線,漏電極和數據線同層設置。上述采用構圖工藝也即采用曝光、顯影、光刻和刻蝕工藝形成一定圖案的膜層,構圖工藝形成一定圖案的具體實現過程均屬于現有技術,這里不再贅述。本發明改進之處在于,制作SD層(源電極、漏電極和數據線所在的層成為SD層)的過程中,每個TFT形成有一個源電極和至少兩個漏電極,源電極和漏電極分別通過過孔與半導體層相連,源電極和每一漏電極之間形成導電溝道,多個導電溝道使得TFT的導通電流增加,TFT的性能得到提高。在步驟S15和S25之后還包括形成位于薄膜晶體管最外層的鈍化層保護層。需要說明的是,本發明實施例提供的TFT可以是金屬氧化物TFT,也可以是,非晶硅 TFT。下面以制作圖9所示的底柵型金屬氧化物TFT為例,具體說明制作TFT的工藝流本發明實施例所示的薄膜晶體管制作方法包括步驟一基板上緩沖層、柵電極和掃描線的形成過程。首先為了增加各膜層與基板之間的附著力,首先在基板(如透明玻璃基板或者石英基板)上采用濺射或熱蒸發的方法,形成一層覆蓋整個基板的緩沖層,緩沖層可以為氧化硅或氮化硅絕緣層。然后,在形成有緩沖層的基板上采用濺射或熱蒸發的方法,沉積一層金屬層用于制作柵電極和掃描線,通過一次曝光顯影、光刻和刻蝕工藝形成柵電極和掃描線。形成的柵電極和掃描線的圖案和位置與現有技術相同這里不再贅述。步驟二 基板上柵電極保護層的形成過程。在完成步驟一的基板上通過化學氣相沉積法(PECVD)連續沉積一層氮化硅或氧化硅的絕緣層;通過一次曝光顯影、光刻和刻蝕工藝形成覆蓋柵電極的柵電極絕緣層。步驟三基板上半導體層的形成過程。通過濺射方法連續沉積金屬氧化物膜層,通過一次曝光顯影、光刻,刻蝕工藝形成半導體層。所述金屬氧化物可以是銦鎵鋅氧化物IGZ0、銦鋅氧化物ΙΖ0、或其他金屬氧化物。步驟四基板上刻蝕阻擋層的形成過程。在完成步驟三的基板上,通過PECVD方法沉積一層氧化硅或氮化硅的絕緣層,通過一次曝光顯影、光刻,刻蝕工藝形成覆蓋半導體層的刻蝕阻擋層。步驟五基板上與源電極和漏電極對應的過孔的形成過程。在形成有刻蝕阻擋層的基板上,通過曝光顯影、光刻刻蝕工藝,形成連接源電極和半導體層,以及連接漏電極與半導體的的多個過孔。步驟六基板上源電極、漏電極,以及數據線的形成過程。通過濺射或熱蒸發的方法在形成有過孔的TFT上形成具有一定厚度的金屬膜層,通過一次曝光顯影、光刻刻蝕工藝形成源電極、漏電極,以及與源電極相連的數據線。所述金屬膜層可以為金屬鉻Cr、金屬鶴W、金屬鈦Ti、金屬鉭Ta、金屬鑰Mo等,或者是上述至少兩種金屬的合金。可以是單層金屬層也可以是多層金屬層。步驟七基板上鈍化層的形成過程。在完成步驟八的基板上通過PECVD方法沉積一層氧化物、氮化物或者氧氮化合物膜層。形成頂柵型金屬氧化物TFT工藝流程和上述步驟一至步驟七為形成底柵型金屬氧化物TFT工藝流程類似,這里不再贅述。本發明實施例還提供一種陣列基板,包括上述薄膜晶體管。尤其是包括氧化物薄膜晶體管,氧化物薄膜晶體管的具體結構以及原理同上述實施例,在此不再贅述。該陣列基板可以包括像素單元的陣列。該氧化物薄膜晶體管例如用于像素單元的開關晶體管。在一些示例中,氧化物薄膜晶體管的源電極與像素單元的像素電極連接,像素電極為透明電極。本發明實施例還提供一種顯示裝置,包括所述陣列基板,該顯示裝置可以為液晶面板、液晶顯不器、液晶電視、有機電致發光顯不OLED面板、OLED顯不器、OLED電視或電子紙等顯示裝置。綜上所述,本發明實施例提供了一種薄膜晶體管及其制作方法、陣列基板和顯示裝置,通過在SD層每一 TFT內設置不止一個漏電極,多個漏電極與源電極形成多個導電溝道,增加TFT的導通能力,源電極的電容未增加,從而使得TFT的性能得到提高,顯示裝置圖像畫質提聞。顯然,本領域的技術人員可以對本發明進行各種改動和變型而不脫離本發明的精神和范圍。這樣,倘若本發明的這些修改和變型屬于本發明權利要求及其等同技術的范圍之內,則本發明也意圖包含這些改動和變型在內。
權利要求
1.一種薄膜晶體管,其特征在于,包括基板;形成在基板上的柵電極、源電極、至少兩個漏電極和半導體層;形成在所述基板上位于所述柵電極和半導體層之間的柵電極保護層,形成在所述基板上位于所述半導體層和源電極以及漏電極之間的刻蝕阻擋層;其中,所述源電極和所述漏電極分別通過過孔和所述半導體層相連。
2.根據權利要求I所述的薄膜晶體管,其特征在于,所述柵電極位于所述基板上;所述柵電極保護層位于所述柵電極上;所述半導體層位于所述柵電極保護層上;所述刻蝕阻擋層位于所述半導體層上;所述源電極和漏電極位于所述刻蝕阻擋層上。
3.根據權利要求I所述的薄膜晶體管,其特征在于,所述半導體層位于所述基板上;所述刻蝕阻擋層位于所述半導體層上;所述源電極和漏電極位于所述刻蝕阻擋層上;所述柵電極保護層位于所述源電極和漏電極上;所述柵電極位于所述柵電極保護層上。
4.根據權利要求I所述的薄膜晶體管,其特征在于,包括兩個漏電極,第一漏電極和第二漏電極;第一漏電極、第二漏電極,以及源電極之間的連線構成一直線或構成以源電極為頂角的等腰三角形。
5.根據權利要求I所述的薄膜晶體管,其特征在于,包括三個漏電極,第一漏電極、第二漏電極和第二漏電極;第一漏電極、第二漏電極,以及源電極的連線構成以源電極為頂角的等腰三角形;以及第二漏電極、第三漏電極,以及源電極的連線構成以源電極為頂角的等腰三角形。
6.根據權利要求I所述的薄膜晶體管,其特征在于,所述半導體層為金屬氧化物半導體層,所述半導體層在基板上的垂直投影面積不小于且覆蓋源電極、漏電極以及導電溝道在基板上的垂直投影面積。
7.—種陣列基板,其特征在于,包括權利要求I至6所述的薄膜晶體管。
8.—種顯示裝置,其特征在于,包括權利要求7所述的陣列基板。
9.一種薄膜晶體管的制作方法,其特征在于,包括采用構圖工藝在基板上形成柵電極、源電極,漏電極,以及半導體層的過程,其中每一薄膜晶體管包括至少兩個漏電極;以及采用構圖工藝在基板上形成位于所述柵電極和半導體層之間的柵電極保護層,和位于所述半導體層和源電極以及漏電極之間的刻蝕阻擋層的過程。
10.根據權利要求9所述的方法,其特征在于,所述陣列基板的制作方法,具體為采用構圖工藝在基板上形成柵電極;采用構圖工藝在所述柵電極上形成柵電極保護層;采用構圖工藝在所述柵電極保護層上形成半導體層;采用構圖工藝在所述半導體層上形成刻蝕阻擋層;采用構圖工藝在所述刻蝕阻擋層上形成源電極和漏電極。
11.根據權利要求10所述的方法,其特征在于,所述陣列基板的制作方法,具體為采用構圖工藝在基板上形成半導體層;采用構圖工藝在所述半導體層上形成刻蝕阻擋層;采用構圖工藝在所述刻蝕阻擋層上形成源電極和漏電極;采用構圖工藝在所述源電極和漏電極上形成柵電極保護層;采用構圖工藝在所述柵電極保護層上形成柵電極。
全文摘要
本發明公開了一種薄膜晶體管及其制作方法、陣列基板和顯示裝置,用以在保證源電極電容不變的情況下增大薄膜晶體管導電溝道寬度,提高薄膜晶體管的性能,從而提高圖像畫質。所述薄膜晶體管包括基板;形成在基板上的柵電極、源電極、至少兩個漏電極和半導體層;形成在所述基板上位于所述柵電極和半導體層之間的柵電極保護層,形成在所述基板上位于所述半導體層和源電極以及漏電極之間的刻蝕阻擋層,其中,所述源電極和所述漏電極分別通過過孔和所述半導體層相連。
文檔編號G09F9/35GK102916051SQ20121038420
公開日2013年2月6日 申請日期2012年10月11日 優先權日2012年10月11日
發明者楊海鵬, 尹傛俊, 涂志中, 金在光 申請人:京東方科技集團股份有限公司, 合肥京東方光電科技有限公司
網友詢問留言 已有0條留言
  • 還沒有人留言評論。精彩留言會獲得點贊!
1
主站蜘蛛池模板: 宜章县| 三门峡市| 肇东市| 灌南县| 灵山县| 信阳市| 石门县| 田东县| 富川| 漯河市| 宽甸| 衢州市| 东兰县| 隆子县| 成都市| 巴东县| 顺平县| 军事| 乃东县| 广宁县| 青冈县| 嘉鱼县| 黔江区| 拜泉县| 东海县| 会昌县| 巴彦县| 吉林市| 靖江市| 偃师市| 平谷区| 平潭县| 新巴尔虎左旗| 本溪市| 永年县| 合阳县| 嘉鱼县| 石泉县| 洪泽县| 新邵县| 凤庆县|