1.一種移位寄存器,其特征在于,包括:輸入模塊,第一生成模塊,下拉驅動模塊,第二生成模塊,輸出模塊,下拉模塊和復位模塊;其中,
所述輸入模塊的第一端與信號輸入端連接、第二端與第一電平信號端連接、第三端與第一節點連接;所述輸入模塊用于在所述信號輸入端的控制下,控制所述第一節點的電位;
所述第一生成模塊的第一端與第一控制信號端連接、第二端與第二控制信號端連接、第三端與第三控制信號端連接、第四端與第四控制信號端連接、第五端與低電平信號端連接、第六端與高電平信號端連接、第七端與第一輸入信號端連接、第八端與第二輸入信號端連接、第九端與第三輸入信號端連接、第十端與第一時鐘信號端連接;所述第一生成模塊用于在所述第一控制信號端、第二控制信號端、第三控制信號端和第四控制信號端的控制下,生成第一時鐘信號;
所述下拉驅動模塊的第一端與所述第一時鐘信號端連接、第二端與所述第一節點連接、第三端與所述低電平信號端連接、第四端與第二節點連接、第五端與信號輸出端連接;所述下拉驅動模塊用于在所述第一時鐘信號端、第一節點和信號輸出端的控制下,控制所述第二節點的電位;
所述第二生成模塊的第一端與所述第一控制信號端連接、第二端與所述第二控制信號端連接、第三端與所述第三控制信號端連接、第四端與所述第四控制信號端連接、第五端與所述低電平信號端連接、第六端與所述高電平信號端連接、第七端與所述第二輸入信號端連接、第八端與所述第三輸入信號端連接、第九端與第四輸入信號端連接、第十端與第二時鐘信號端連接;所述第二生成模塊用于在所述第一控制信號端、第二控制信號端、第三控制信號端和第四控制信號端的控制下,生成第二時鐘信號;
所述輸出模塊的第一端與所述第二時鐘信號端連接、第二端與所述第一節點連接、第三端與所述信號輸出端連接;所述輸出模塊用于在所述第一節點的控制下,將所述第二時鐘信號通過所述信號輸出端輸出;
所述下拉模塊的第一端與所述低電平信號端連接、第二端與所述第一節點連接、第三端與所述第二節點連接、第四端與所述信號輸出端連接;所述下拉模塊用于在所述第二節點的控制下,控制所述第一節點和信號輸出端的電位;
所述復位模塊的第一端與所述第一節點連接、第二端與第二電平信號端連接、第三端與復位信號端連接;所述復位模塊用于在所述復位信號端的控制下,控制所述第一節點的電位。
2.如權利要求1所述的移位寄存器,其特征在于,所述第一生成模塊包括:第一開關晶體管、第二開關晶體管、第三開關晶體管、第四開關晶體管、第五開關晶體管、第六開關晶體管和第七開關晶體管;
所述第一開關晶體管的柵極與所述第一控制信號端連接、源極與所述高電平信號端連接、漏極與所述第五開關晶體管的柵極連接;
所述第二開關晶體管的柵極與所述第二控制信號端連接、源極與所述高電平信號端連接、漏極與所述第五開關晶體管的柵極連接;
所述第三開關晶體管的柵極與所述第三控制信號端連接、源極與所述低電平信號端連接、漏極與所述第五開關晶體管的柵極連接;
所述第四開關晶體管的柵極與所述第四控制信號端連接、源極與所述低電平信號端連接、漏極與所述第五開關晶體管的柵極連接;
所述第五開關晶體管的源極與所述第一輸入信號端連接、漏極與所述第一時鐘信號端連接;
所述第六開關晶體管的柵極與所述第三控制信號端連接、源極與所述第二輸入信號端連接、漏極與所述第一時鐘信號端連接;
所述第七開關晶體管的柵極與所述第四控制信號端連接、源極與所述第三輸入信號端連接、漏極與所述第一時鐘信號端連接。
3.如權利要求1所述的移位寄存器,其特征在于,所述第二生成模塊包括:第八開關晶體管、第九開關晶體管、第十開關晶體管、第十一開關晶體管、第十二開關晶體管、第十三開關晶體管和第十四開關晶體管;
所述第八開關晶體管的柵極與所述第一控制信號端連接、源極與所述高電平信號端連接、漏極與所述第十二開關晶體管的柵極連接;
所述第九開關晶體管的柵極與所述第二控制信號端連接、源極與所述高電平信號端連接、漏極與所述第十二開關晶體管的柵極連接;
所述第十開關晶體管的柵極與所述第三控制信號端連接、源極與所述低電平信號端連接、漏極與所述第十二開關晶體管的柵極連接;
所述第十一開關晶體管的柵極與所述第四控制信號端連接、源極與所述低電平信號端連接、漏極與所述第十二開關晶體管的柵極連接;
所述第十二開關晶體管的源極與所述第四輸入信號端連接、漏極與所述第二時鐘信號端連接;
所述第十三開關晶體管的柵極與所述第三控制信號端連接、源極與所述第三輸入信號端連接、漏極與所述第二時鐘信號端連接;
所述第十四開關晶體管的柵極與所述第四控制信號端連接、源極與所述第二輸入信號端連接、漏極與所述第二時鐘信號端連接。
4.如權利要求1所述的移位寄存器,其特征在于,所述下拉驅動模塊包括:第十五開關晶體管、第十六開關晶體管和第十七開關晶體管;
所述第十五開關晶體管的柵極和源極分別與所述第一時鐘信號端連接、漏極與所述第二節點連接;
所述第十六開關晶體管的柵極與所述第一節點連接、源極與所述低電平信號端連接、漏極與所述第二節點連接;
所述第十七開關晶體管的柵極與所述信號輸出端連接、源極與所述低電平信號端連接、漏極與所述第二節點連接。
5.如權利要求1所述的移位寄存器,其特征在于,所述輸出模塊包括:第十八開關晶體管和第一電容;
所述第十八開關晶體管的柵極與所述第一節點連接、源極與所述第二時鐘信號端連接、漏極與所述信號輸出端連接;
所述第一電容連接在所述第一節點和所述信號輸出端之間。
6.如權利要求1所述的移位寄存器,其特征在于,所述輸入模塊包括:第十九開關晶體管;
所述第十九開關晶體管的柵極與所述信號輸入端連接、源極與所述第一電平信號端連接、漏極與所述第一節點連接。
7.如權利要求1所述的移位寄存器,其特征在于,所述下拉模塊包括:第二十開關晶體管、第二十一開關晶體管和第二電容;
所述第二十開關晶體管的柵極與所述第二節點連接、源極與所述低電平信號端連接、漏極與所述第一節點連接;
所述第二十一開關晶體管的柵極與所述第二節點連接、源極與所述低電平信號端連接、漏極與所述信號輸出端連接;
所述第二電容連接在所述第二節點和所述低電平信號端之間。
8.如權利要求1所述的移位寄存器,其特征在于,所述復位模塊包括:第二十二開關晶體管;
所述第二十二開關晶體管的柵極與所述復位信號端連接、源極與所述第二電平信號端連接、漏極與所述第一節點連接。
9.一種柵線集成驅動電路,其特征在于,包括級聯的多個如權利要求1-8任一項所述的移位寄存器,除第一個移位寄存器和最后一個移位寄存器之外,其余每個移位寄存器均向與其相鄰的下一個移位寄存器的信號輸入端輸入觸發信號,并向與其相鄰的上一個移位寄存器的復位信號端輸入復位信號;第一個移位寄存器向第二個移位寄存器的信號輸入端輸入觸發信號;最后一個移位寄存器向自身以及上一個移位寄存器的復位信號端輸入復位信號。
10.一種顯示裝置,其特征在于,包括如權利要求9所述的柵線集成驅動電路。