1.一種柵極驅動電路,該柵極驅動電路具有多級結構,其特征在于,第n級電路中包括:
Qn節點預充電單元,其在第一輸入信號Qn-1、第二輸出信號Qn+1的作用下控制高電壓信號VGH與Qn節點之間的信號傳輸,由此對Qn節點進行預充電;
Qn節點上拉單元,其電連接在Qn節點與本級電路輸出端Gn之間,用于維持Qn節點的高電平狀態;
Qn節點下拉單元,其電連接在低電壓信號VGL與Qn節點之間,用于在Pn節點電壓信號的作用下控制低電壓信號VGL與Qn節點之間的信號傳輸,由此維持Qn節點的低電平狀態;
Pn節點上拉單元,其電連接在高電壓信號VGH與Pn節點之間,用于在第一時鐘信號的作用下控制高電壓信號VGH與Pn節點之間的信號傳輸,由此維持Pn節點的高電平狀態;
Pn節點下拉單元,其電連接在低電壓信號VGL與Pn節點之間,用于在Qn節點電壓信號的作用下控制低電壓信號VGL與Pn節點之間的信號傳輸,由此維持Pn節點的低電平狀態;
Gn輸出單元,其電連接在第二時鐘信號與本級電路輸出端Gn之間,用于在Qn節點電壓信號的作用下控制第二時鐘信號與本級電路輸出端Gn之間的信號傳輸,由此輸出Gn高電平信號;
Gn輸出端下拉單元,其電連接在低電壓信號VGL與本級電路輸出端Gn之間,用于在Pn節點電壓信號的作用下控制低電壓信號VGL與本級電路輸出端Gn之間的信號傳輸,由此維持本級電路輸出端Gn的低電平狀態;
其中,所述第一輸入信號Qn-1為前級驅動電路中Qn-1節點輸出信號,第二輸入信號Qn+1為后級驅動電路中Qn+1節點輸出信號。
2.如權利要求1所述的柵極驅動電路,其特征在于,所述Qn節點預充電單元包括第一晶體管、第二晶體管、第三晶體管及第四晶體管;第一晶體管的源極與高電壓信號VGH連接,第一晶體管的柵極與第二輸出信號Qn+1連接,第一晶體管的漏極與第二晶體管的源極連接;第二晶體管的柵極連接第一輸入信號Qn-1,第二晶體管的漏極連接第三晶體管的源極,并同時與Qn節點連接;第三晶體管的柵極與第一輸入信號Qn-1連接,第三晶體管的漏極與第四晶體管的源極連接;第四晶體管的柵極與第二輸出信號Qn+1連接,第四晶體管的漏極與高電壓信號VGH連接。
3.如權利要求2所述的柵極驅動電路,其特征在于,所述Qn節點上拉單元包括第一電容,所述第一電容兩端分別連接Qn節點與輸出端Gn。
4.如權利要求3所述的柵極驅動電路,其特征在于,所述Qn節點下拉單元包括第五晶體管,第五晶體管的源極連接Qn節點,第五晶體管的柵極連接Pn節點,第五晶體管的漏極連接低電壓信號VGL。
5.如權利要求4所述的柵極驅動電路,其特征在于,所述Pn節點上拉單元包括第六晶體管和第二電容,所述第六晶體管的源極連接高電壓信號VGH,第六晶體管的柵極連接第一時鐘信號,第六晶體管的漏極連接Pn節點;第二電容兩端分別連接Pn節點與低電壓信號VGL。
6.如權利要求5所述的柵極驅動電路,其特征在于,所述Pn節點下拉單元包括第七晶體管,所述第七晶體管的源極連接Pn節點,第七晶體管的柵極連接Qn節點,第七晶體管的漏極連接低電壓信號VGL。
7.如權利要求6所述的柵極驅動電路,其特征在于,所述Gn輸出單元包括第八晶體管,所述八晶體管的源極連接第二時鐘信號,第八晶體管的柵極連接Qn節點,第八晶體管的漏極連接輸出端Gn。
8.如權利要求7所述的柵極驅動電路,其特征在于,所述Gn輸出端下拉單元包括第九晶體管,所述第九晶體管的源極連接輸出端Gn,第九晶體管的柵極連接Pn節點,第九晶體管的漏極連接低電壓信號VGL。
9.一種基于權利要求1-8中任一項所述的柵極驅動電路的驅動方法,其特征在于:
正向掃描階段時包括:
階段a,第一輸入信號Qn-1與第二輸入信號Qn+1交疊為高電平時,第一、二晶體管串聯導通,第三、四晶體管也串聯導通,同時對Qn節點進行預充電;
階段b,在階段a中,Qn節點被預充電,Qn節點上拉單元中的第一電容維持Qn節點處于高電平狀態,Gn輸出單元中的第八晶體管處于導通狀態,第二時鐘信號的高電平輸出到輸出端Gn;
階段c,Qn節點上拉單元中的第一電容繼續維持Qn節點處于高電平狀態,而此時第二時鐘信號的低電平將Gn輸出端電平拉低,當第一輸入信號Qn-1與第二輸入信號Qn+1同時為高電平時,第一、二、三、四晶體管均處于串聯導通狀態,Qn節點被補充充電;
階段d,當第一時鐘信號為高電平時,Pn節點上拉單元中的第六晶體管處于導通的狀態,Pn節點電平被拉高,Qn節點下拉單元中的第五晶體管導通,此時Qn節點電平被拉低到低電壓信號VGL;
階段e,當Qn節點變為低電平后,Pn節點下拉單元的第七晶體管處于截止狀態,當第一時鐘跳變為高電平時第六晶體管導通,Pn節點被充電,那么第五晶體管和Gn輸出端下拉單元的第九晶體管均處于導通的狀態,可以保證Qn節點及輸出端Gn低電平的穩定,同時第二電容對Pn節點的高電平具有一定的保持作用。
10.如權利要求9所述的柵極驅動電路的驅動方法,其特征在于,該驅動方法還包括反向掃描階段,所述反向掃描階段包括:
階段1,第一輸入信號Qn-1與第二輸入信號Qn+1交疊為高電平時,第一、二晶體管串聯導通,第三、四晶體管也串聯導通,同時對Qn節點進行預充電;
階段2,在階段1中,Qn節點被預充電,Qn節點上拉單元中的第一電容維持Qn節點處于高電平狀態,Gn輸出單元中的第八晶體管處于導通狀態,第二時鐘信號的高電平輸出到輸出端Gn;
階段3,Qn節點上拉單元中的第一電容繼續維持Qn節點處于高電平狀態,而此時第二時鐘信號的低電平將Gn輸出端電平拉低,當第一輸入信號Qn-1與第二輸入信號Qn+1同時為高電平時,第一、二、三、四晶體管均處于串聯導通狀態,Qn節點被補充充電;
階段4,當第一時鐘信號為高電平時,Pn節點上拉單元中的第六晶體管處于導通的狀態,Pn節點電平被拉高,Qn節點下拉單元中的第五晶體管導通,此時Qn節點電平被拉低到低電壓信號VGL;
階段5,當Qn節點變為低電平后,Pn節點下拉單元的第七晶體管處于截止狀態,當第一時鐘跳變為高電平時第六晶體管導通,Pn節點被充電,那么五晶體管和Gn輸出端下拉單元的第九晶體管均處于導通的狀態,可以保證Qn節點及輸出端Gn低電平的穩定,同時第二電容對Pn節點的高電平具有一定的保持作用。