本發明涉及電源控制領域,涉及一種新型電源控制系統。
背景技術:
電源控制系統是供電電路的關鍵組成部分,它的性能好壞直接影響著供電電路的性能以及實際效果。為了獲取較高的供電效率,要求電源供電電路能夠根據供電電源的工況變化,有效地調節供電電源的輸出電壓和電流,使供電電路盡可能穩定運行在較高的電壓、電流狀態,以獲得較好的供電效果。此外,供電電路一旦發生故障,需要電源控制系統能夠采取及時有效的保護措施,對閃絡、拉弧、過流、開路和短路等故障信號能夠做出快速和準確的鑒別判斷,并做出有效的處理。
技術實現要素:
有鑒于此,本發明提供一種解決或部分解決上述問題的一種新型電源控制系統。
為達到上述技術方案的效果,本發明的技術方案為:一種新型電源控制系統,包含DSP中心控制器、擴展閃存器、模擬數字信號轉換、觸發電路、觸發驅動板、輔助電源、串口通訊電路、人機交互界面、復位電路;
DSP中心控制器是新型電源控制系統的中心控制器,用于調度整個新型電源控制系統的功能,包含中心處理芯片、電源電路、晶振電路、外擴存儲器;
中心處理芯片采用了哈佛總線結構模式,可以外接多個高速數據線以及USB接口,高速數據線實現并行通訊,具有快速的中斷響應和中斷處理能力,兼容C語言、C++語言以及匯編語言,可以通過USB接口將提前編輯好的C語言、C++語言以及匯編語言導入;
統一的存儲設計模式,
電源電路可以提供1.5V、2.5V兩種模擬電壓,用于提供DSP中心控制器的電源,內含電源芯片、三級管,電源芯片上電后,輸出2.5V的模擬電壓,當DSP控制器對電源電路反饋,要求輸出1.8V的模擬電壓,加大電源芯片的電壓,當電壓上升至3V時,三級管的電壓導通后,輸出低電平控制電源電路輸出2.5V的模擬電壓;
晶振電路用于為DSP中心控制器提供時鐘信號,為2.5V電源供電的時鐘頻率為60MHZ的時鐘頻率,晶振電路具有倍頻功能,可以將60HZ的時鐘頻率加倍后輸出180MHZ的時鐘頻率;
外擴存儲器為了存儲DSP中心控制器正在運行的數據,為高速靜態RAM,容量為256K×24位,能夠為DSP中心控制器提供足夠的存儲空間;
擴展閃存器是外擴存儲器的輔助存儲器,當外擴存儲器不夠使用時,存儲溢出的DSP中心控制器正在運行的數據;
模擬數字信號轉換將電源電流產生的模擬電壓,將其轉換成模擬電流,用于實現模擬電流的采樣,可以實現16通道同時的采樣,采樣后的模擬電流經過一個RC濾波電路進行傳輸,對模擬電流傳輸中引入的干擾信號進行濾波處理,同時,對濾波處理后的模擬電流進行限制,限制高峰干擾,得到處理后的模擬電流;
觸發電路將晶振電路產生的時鐘頻率轉換成觸發脈沖,對觸發脈沖進行功率放大,得到功率放大后的觸發脈沖,并隔離后觸發觸發電路內部包含的可控硅實現導通觸發驅動板;
觸發驅動板用于供電電源與新型電源控制系統之間的隔離,當觸發驅動板被導通,供電電源開始供電;
輔助電源為新型電源控制系統的備用電源,為兩節硅電池,并可以自由取出實現更換;
復位電路用于監控新型電源控制系統的模擬電壓,當模擬電壓不在0到3V之間的范圍內,復位電路產生一個高電平送入新型電源控制系統中,實現系統的復位;
串口通訊電路通過串行通訊實現控制系統與人機交互界面的連接;人機交互界面上完成新型電源控制系統的運行狀態顯示、參數查詢與設置,并且能實時地繪制伏安特性曲線,反映故障信號,同時還可以讓用戶設定各種參數。
本發明的有益成果是:本發明應用了多個模塊實現電源控制系統的多功能,不僅能夠實現兩種模擬電壓的產生,而且為了保證電源控制系統的安全運行,對電壓的范圍進行限制,并且多個模塊相互制約、相互保障,功能完全。
附圖說明
圖1為本發明一種新型電源控制系統的結構圖;
具體實施方式
為了使本發明所要解決的技術問題、技術方案及有益效果更加清楚明白,以下結合附圖及實施例,對本發明進行詳細的說明。應當說明的是,此處所描述的具體實施例僅用以解釋本發明,并不用于限定本發明,能實現同樣功能的產品屬于等同替換和改進,均包含在本發明的保護范圍之內。具體方法如下:
實施例1:一種新型電源控制系統,包含DSP中心控制器、擴展閃存器、模擬數字信號轉換、觸發電路、觸發驅動板、輔助電源、串口通訊電路、人機交互界面、復位電路。
本實施例中對新型電源控制系統進行擴展,將其的硬件電路擴展為由主控板、綜合板、觸發板、最小系統板、通訊板五個部分組成的電路。具體電路由電壓同步信號檢測電路、初級交流電壓檢測電路、初級交流電流檢測電路、高壓直流輸出電壓檢測電路、高壓直流輸出電流檢測電路、火花檢測電路、光隔串行通訊電路、開關量隔離輸入電路、開關量隔離輸出電路、輔助電源電路等組成。
DSP中心控制器為32位定點DSP芯片。該芯片不斷具有強大的數字信號處理能力,而且還具有較為完善的事件管理器和嵌入式控制功能,廣泛應用在工業自動化控制、電力電子技術應用、智能自動化儀表等需要大批量數據處理的測控場合。具有靈活的指令集、強大的計算能力,有以下特點:
①采用高性能CMOS技術,CPU主頻高達150MHz,時鐘周期為6.67ns,提高了控制器的實時控制能力。
②采用低功耗設計,當內核電壓為1.8V時主頻為135MHz,當內核電壓為1.9V時主頻為150MHz,I/O口引腳電壓為3.3V。
③高性能的32位中央處理器,采用哈佛總線結構模式,具有快速的中斷響應和中斷處理能力,統一的存儲設計模式,兼容C/C++語言以及匯編語言;
④豐富的片內存儲空間,DSP中心控制器內含有128K×16位的Flash(閃存),可達128K×16位的ROM(只讀存儲器),1K的OTP(一次性可編程)ROM,L0和L1兩塊4K的單存儲RAM,H0一塊8K的SARA,M0和M1兩塊1K的SARAM;
⑤內含有兩個事件管理器、16個12位AD轉換通道、兩個串行通信接口SCI、串行外圍接口設備SPI、局域網通信控制器CAN、多通道緩沖串行接口Mc BSP等外設單元。豐富的外設資源,可滿足工業控制的基本要求,大大降低了硬件電路的設計難度。
⑥128位安全密鑰,可以保護Flash/ROM、OTP ROM和L0、L1SARAM,防止系統中軟件程序被修改或讀取。
實施例2:觸發電路輸出的觸發脈沖,經過555電路高頻調制后,輸入到放大電路放大,再經過脈沖變壓器隔離輸出到可控硅。該電路與常用觸發模塊相比有以下優點:
①原理簡單,控制靈活;
②觸發方式多,既可以用寬脈沖,也可以用雙窄脈沖,還可去掉高頻調制;
③采用脈沖變壓器進行隔離,提高了控制系統的抗干擾能力。
串口通訊電路的功能為,由于電源控制系統的應用環境非常惡劣,所以控制系統和操作終端之間一般采用RS485/RS422接口方式進行串行通訊。RS485/RS422接口采用差分傳輸方式,可以抑制控制系統和操作終端節點間會存在的共模電壓。但是共模電壓一旦超過一定的范圍,就會導致控制系統和操作終端之間通訊異常,嚴重時會燒毀主控芯片,導致靜電除塵器無法正常工作。對此,本文設計了一個光耦隔離串行通訊電路模塊,既實現了操作終端和控制系統之間的串行通訊,同時又提高了各自系統的抗干擾能力。
電源控制系統的硬件抗干擾設計采取了以下的方法:
①抑制干擾源的產生,盡量減小干擾源的du/dt、di/dt。在繼電器兩端并聯續流二極管,抑制繼電器線圈斷開時產生的反電動勢干擾;在主電路調壓可控硅的兩端并聯RC吸收電路,一方面可抑制外部的干擾對可控硅的誤操作,另一方面可以減小可控硅產生的噪聲;為電路板上的每一個IC增加一個旁路電容,一方面可以旁路掉該芯片的高頻噪聲,減小芯片對電源的影響,另一方面也可以作為該IC的蓄能電容,起到穩壓的作用。
②切斷干擾的傳播途徑。對于傳導干擾,設計中采用光電、電磁隔離來阻擋外界的干擾。控制系統中的開關量輸入輸出電路、同步信號檢測電路、串行通訊電路等電路都采用了光耦隔離,模擬量采樣電路、可控硅觸發電路等電路采用了電磁隔離。對于輻射干擾,由于密封的鐵盒可以屏蔽外界電場和磁場,所以在設計中采用屏蔽措施。整個控制系統按照不同的電路模塊化設計:DSP最小系統及主控板,信號取樣及同步信號檢測板,可控硅觸發板。各個電路模塊都分別設計密封的鐵盒,接線時鐵盒外殼接地,從而保證內部電路免受外界的電磁干擾。
③多路電源設計,對控制系統內不同性質電路獨自供電,重點保護主控芯片TMS320F2812。采用抗共模干擾能力強的雙絞線傳輸可控硅觸發信號,保證可控硅的觸發準確可靠。
④提高靜電除塵三相電源控制系統自身的抗干擾能力。將整個控制系統中各個IC的閑置管腳接地;使用電源監測及看門狗電路,同時激活TMS320F2812內部集成的看門狗電路;在制作PCB時盡量將電源芯片放置在PCB板的邊沿位置,同時采用散熱片或者開孔進行散熱處理,以減少溫度的上升而對其他器件的影響;TMS320F2812的ADC模擬輸入通道要遠離數字信號通路,ADCL0引腳直接以最短的路徑連接到控制系統的模擬地,以減少AD采樣的增益誤差和偏置誤差。
以上所述僅為本發明之較佳實施例,并非用以限定本發明的權利要求保護范圍。同時以上說明,對于相關技術領域的技術人員應可以理解及實施,因此其他基于本發明所揭示內容所完成的等同改變,均應包含在本權利要求書的涵蓋范圍內。
本發明的有益成果是:本發明應用了多個模塊實現電源控制系統的多功能,不僅能夠實現兩種模擬電壓的產生,而且為了保證電源控制系統的安全運行,對電壓的范圍進行限制,并且多個模塊相互制約、相互保障,功能完全。